特許
J-GLOBAL ID:200903073212002774

半導体記憶装置およびデータ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平9-037354
公開番号(公開出願番号):特開平10-233091
出願日: 1997年02月21日
公開日(公表日): 1998年09月02日
要約:
【要約】【課題】 従来のコマンド制御方式の同期型DRAMにおいては、コマンドの種類によって次に入力されるコマンドまでの間隔(クロック数)が規定されているため、マイクロプロセッサがメモリに対して続けて複数のコマンドを与えることができず、バスコントロールやコマンド入力が複雑であるとともに、システムのスループットが低下するという問題点があった。【解決手段】 複数のコマンドを保持可能なコマンドレジスタ(21)と複数のアドレスを保持可能なアドレスレジスタ(22)と上記コマンドレジスタに格納されたコマンドを解読して必要なクロック数を判定して所定の時間を経過してから次のコマンドを実行する制御回路(20)とを設けるようにした。
請求項(抜粋):
外部から入力されるコマンドに従って内部回路の動作を制御するコマンド制御方式の半導体記憶装置において、複数のコマンドを保持可能なコマンドレジスタと、複数のアドレスを保持可能なアドレスレジスタと、上記コマンドレジスタに格納されたコマンドを解読して必要なクロック数を判定して所定の時間を経過してから次のコマンドを実行する制御回路とを備えてなることを特徴とする半導体記憶装置。
IPC (3件):
G11C 11/407 ,  G06F 3/08 ,  G11C 11/413
FI (3件):
G11C 11/34 362 S ,  G06F 3/08 H ,  G11C 11/34 J
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る