特許
J-GLOBAL ID:200903074730062116
シフトレジスタ回路および画像表示装置
発明者:
,
出願人/特許権者:
代理人 (1件):
青山 葆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-025221
公開番号(公開出願番号):特開2001-216796
出願日: 2000年02月02日
公開日(公表日): 2001年08月10日
要約:
【要約】【課題】 この発明の目的は、簡単な構成でクロック信号線の容量負荷を低減して、外部回路の負荷を低減でき、低消費電力化と低コスト化が図れる動作マージンの広いシフトレジスタ回路および画像表示装置を提供する。【解決手段】 直列に接続された複数のレジスタブロックBLK2は、クロック信号に同期して動作するD型フリップフロップDFF1と、上記D型フリップフロップDFF1に供給されるクロック信号CK,/CKを制御する転送ゲートTG11,TG12と、上記D型フリップフロップDFF1の出力が変化する点の前後の所定期間のみ(D型フリップフロップDFF1の入力信号レベルと出力信号レベルとが異なるとき)オン状態になるように転送ゲートTG11,TG12に制御信号を出力する排他的論理和回路XOR1とを有する。
請求項(抜粋):
クロック信号に同期して動作するフリップフロップと、上記フリップフロップに供給される上記クロック信号を制御する転送ゲートとを有する複数のレジスタブロックを備え、上記複数のレジスタブロックが直列に接続され、上記レジスタブロック毎に、上記転送ゲートが上記フリップフロップの出力が変化する点の前後の所定期間のみオン状態になることを特徴とするシフトレジスタ回路。
IPC (8件):
G11C 19/00
, G02F 1/133 505
, G09G 3/20 611
, G09G 3/20 622
, G09G 3/20 623
, G09G 3/36
, G11C 19/28
, H04N 5/66 102
FI (8件):
G11C 19/00 J
, G02F 1/133 505
, G09G 3/20 611 A
, G09G 3/20 622 E
, G09G 3/20 623 H
, G09G 3/36
, G11C 19/28 B
, H04N 5/66 102 B
Fターム (31件):
2H093NA16
, 2H093NC21
, 2H093NC22
, 2H093ND34
, 2H093ND36
, 2H093ND39
, 2H093ND54
, 5C006AC09
, 5C006BB16
, 5C006BC20
, 5C006BF03
, 5C006BF06
, 5C006BF26
, 5C006EB05
, 5C006FA37
, 5C006FA47
, 5C006FA51
, 5C058AA08
, 5C058BA04
, 5C058BA26
, 5C058BB10
, 5C058BB25
, 5C080AA10
, 5C080BB05
, 5C080DD25
, 5C080DD26
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ06
引用特許:
審査官引用 (5件)
-
論理回路
公報種別:公開公報
出願番号:特願平3-186585
出願人:シヤープ株式会社
-
データ保持装置
公報種別:公開公報
出願番号:特願平4-004939
出願人:富士通株式会社
-
特開平3-228295
全件表示
前のページに戻る