特許
J-GLOBAL ID:200903074844431138

アナログ・デジタルコンバータ

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 一雄 (外3名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-573002
公開番号(公開出願番号):特表2002-526964
出願日: 1999年09月23日
公開日(公表日): 2002年08月20日
要約:
【要約】電流モードパイプライン化アナログ・デジタルコンバータ(ADC)は、複数の直列接続変換段を有している。各変換段は、サンプリングされて保持された電流を受ける入力(40)を有している。この入力(40)は、スイッチ(S41)を介して第1電流メモリ(M42)に、またスイッチ(S40)を介して第2電流メモリ(M41)に接続されている。第2電流メモリ(M41)の出力は、スイッチ(S44)を介して加算接合(46)の1つの入力に送られる。第1電流メモリ(M42)の出力は、スイッチ(S42)を介して比較器(L44)の入力に送られる。比較器(L44)の出力は、Q出力がデジタル変換結果として出力(45)に接続されるラッチ(L44)にクロックされる。ラッチ(L44)のQ出力はまた、デジタル・アナログコンバータ(46)に接続される。デジタル・アナログコンバータ(46)のアナログ出力はスイッチ(S43)を介して加算接合(46)の第2入力に送られ、パイプラインにおいて出力(47)を介して次の変換段に送られるアナログ残留信号を形成する。段には、アナログ信号が単一の電流メモリ(M41)を使用して段から段へと送られるので、送信損失が減少し、また信号経路電流メモリ(M41)と並行に別の電流メモリ(M42)を使用することにより、比較器の「反動」によるアナログ信号の劣化を防止できるという効果を有している。
請求項(抜粋):
電流モードがパイプライン処理されているアナログ・デジタルコンバータ(ADC)であって、 直列に接続された複数の変換段であって、各変換段が 一連の入力電流サンプルを受信する電流入力と、 一連の残留電流サンプルを生成する電流出力と、 前記段によって実行されるデジタル変換を表すデジタル信号を生成す るデジタル出力とを含んでいる、複数の変換段と、 各サンプル変換期間の第1部分において、前記電流入力を第1電流メモリ回路の入力に接続する手段と、 各サンプル変換期間の第2部分において、前記電流入力を第2電流メモリ回路の入力に接続する手段と、 前記第1電流メモリ回路の出力に接続された第1入力、基準電流を受ける第2入力、および、デジタル出力とデジタル・アナログコンバータ(DAC)の入力に接続された出力を有する電流比較器と、 前記第2電流メモリ回路の出力に接続された第1入力、前記DACの出力に接続された第2入力、および、前記電流出力に接続された出力を有する電流加算手段と、 を備えることを特徴とするアナログ・デジタルコンバータ(ADC)。
Fターム (11件):
5J022AA15 ,  5J022AB01 ,  5J022CA10 ,  5J022CB06 ,  5J022CD02 ,  5J022CE01 ,  5J022CF01 ,  5J022CF02 ,  5J022CF04 ,  5J022CF05 ,  5J022CF07
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る