特許
J-GLOBAL ID:200903075479180739

メモリアクセストレースシステムおよびメモリアクセストレース方法

発明者:
出願人/特許権者:
代理人 (2件): 小笠原 吉義 ,  山谷 晧榮
公報種別:公開公報
出願番号(国際出願番号):特願2004-197531
公開番号(公開出願番号):特開2006-018705
出願日: 2004年07月05日
公開日(公表日): 2006年01月19日
要約:
【課題】広い範囲のメモリ領域やアプリケーションに割り当てられたメモリ領域でのメモリアクセスをトレースすることが可能な技術を提供する。【解決手段】プログラム2からメモリの割り当て要求を受けると,OS1は,メモリ領域4からプログラム2に割り当てるメモリ領域を獲得し,獲得したメモリ領域を検査対象メモリ領域としてMMU3によりアクセス禁止状態にする。また,その検査対象メモリ領域に対応するトレースデータ域12を確保する。検査対象メモリ領域に対するアクセスが発生すると,MMU3によりアクセス例外が発生し,トレース処理部10において,アクセス例外が発生した検査対象メモリ領域に対応するトレースデータ域12に,採取したトレース情報を記録する。【選択図】図1
請求項(抜粋):
検査対象となるメモリ領域へのアクセスに関する情報であるトレース情報を記録するメモリアクセストレースシステムであって, 検査対象となるメモリ領域の指定を入力する手段と, 前記検査対象となるメモリ領域を,メモリ管理ユニットによってアクセス禁止状態または書込み禁止状態にする手段と, トレース情報を記録するための領域であるトレースデータ域を獲得する手段と, 前記検査対象となるメモリ領域へのアクセスによりアクセス例外が発生した場合に,トレース情報を採取する手段と, 前記採取されたトレース情報を前記トレースデータ域に記録する手段とを備える ことを特徴とするメモリアクセストレースシステム。
IPC (5件):
G06F 11/28 ,  G06F 11/30 ,  G06F 21/02 ,  G06F 12/14 ,  G06F 21/24
FI (6件):
G06F11/28 310A ,  G06F11/28 320D ,  G06F11/30 305H ,  G06F12/14 510C ,  G06F12/14 510D ,  G06F12/14 560B
Fターム (10件):
5B017AA01 ,  5B017AA02 ,  5B017AA08 ,  5B017BA01 ,  5B017BA04 ,  5B017BB03 ,  5B017CA01 ,  5B042HH48 ,  5B042JJ47 ,  5B042KK07
引用特許:
出願人引用 (2件)

前のページに戻る