特許
J-GLOBAL ID:200903075715728660

フラッシュメモリ内蔵マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平6-290118
公開番号(公開出願番号):特開平8-147186
出願日: 1994年11月24日
公開日(公表日): 1996年06月07日
要約:
【要約】【目的】 フラッシュメモリ内蔵マイクロコンピュータにあって、リアルタイム制御中であっても、内蔵フラッシュメモリの書き換えを可能にする。【構成】 フラッシュメモリ13の所定領域を任意にブロック分割し、フラッシュメモリ制御回路16を通じて、該分割したブロックのうちの消去及び書き込み対象となるブロックにのみ消去及び書き込み用電圧Vppを印加する。他のブロックには通常の電圧Vccを印加する。また、フラッシュメモリ13の任意領域をRAM12の任意領域にオーバーラップさせるべくそれら領域のアドレスをレジスタ14に登録する。フラッシュメモリ13の該アドレス登録した領域は論理的に切り離し、同アドレス登録したRAM12上の領域によって該切り離したフラッシュメモリ領域のデータをエミュレートする。このエミュレートしたデータは、該エミュレーション実行中に、上記制御回路16を通じてフラッシュメモリ13の当該領域に書き戻す。
請求項(抜粋):
ワンチップマイクロコンピュータのプログラム及びデータメモリとしてフラッシュメモリを内蔵したフラッシュメモリ内蔵マイクロコンピュータにおいて、前記フラッシュメモリの所定領域を所定数にブロック分割して、これら分割したブロックのうち消去及び書き込み対象となるブロックを他のブロックと分離してこれに消去及び書き込み用電圧を印加し、他のブロックには通常の読み出し用電圧を印加するフラッシュメモリ制御手段を具えることを特徴とするフラッシュメモリ内蔵マイクロコンピュータ。
IPC (2件):
G06F 11/22 340 ,  G06F 15/78 510
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る