特許
J-GLOBAL ID:200903080202458377

サージ電圧から電力コンポーネントを保護する装置

発明者:
出願人/特許権者:
代理人 (1件): 川口 義雄 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-319637
公開番号(公開出願番号):特開2003-199325
出願日: 2002年11月01日
公開日(公表日): 2003年07月11日
要約:
【要約】【課題】 製造が簡単で経済的であって、仮に電力半導体が不飽和になっても効果的であるサージ電圧保護回路を提案する。【解決手段】 コレクタ(C)とエミッタ(E)とゲート(G)とを有する電力半導体コンポーネント(4)をサージ電圧から保護する装置であって、前記装置は前記コレクタ(C)と前記ゲート(G)との間に並列に接続された保護回路を含んでおり、前記保護回路は、直列に接続された少なくとも2個のツェナーダイオードを含む主枝路(1)と、コンデンサ(5)を含み且つ、前記主枝路(1)の前記ツェナーダイオードの少なくとも一つと並列に接続された二次枝路(2)とを有しており、前記保護回路は前記コンデンサ(5)と並列に接続された抵抗器(8)を含む追加の枝路(3)を含むことを特徴とする前記装置。
請求項(抜粋):
コレクタ(C)とエミッタ(E)とゲート(G)とを有する電力半導体コンポーネント(4)をサージ電圧から保護する装置であって、前記装置は前記コレクタ(C)と前記ゲート(G)との間に並列に接続された保護回路を含んでおり、前記保護回路は直列に接続された少なくとも2個のツェナーダイオードを含む主枝路(1)と、コンデンサ(5)を含み且つ、前記主枝路(1)の前記ツェナーダイオードの少なくとも一つと並列に接続された二次枝路(2)とを有しており、前記保護回路は前記コンデンサ(5)と並列に接続された抵抗器(8)を含む追加の枝路(3)を含むことを特徴とする、前記装置。
Fターム (5件):
5H740AA00 ,  5H740BA00 ,  5H740BB01 ,  5H740BC02 ,  5H740MM01
引用特許:
審査官引用 (2件)

前のページに戻る