特許
J-GLOBAL ID:200903080768768071

定電流回路

発明者:
出願人/特許権者:
代理人 (1件): 藤本 英介
公報種別:公開公報
出願番号(国際出願番号):特願平11-028991
公開番号(公開出願番号):特開2000-227810
出願日: 1999年02月05日
公開日(公表日): 2000年08月15日
要約:
【要約】【課題】 広い入力電圧設定範囲、及び大きな出力電流取り出しを可能にし、さらにレイアウト面積を小さくすることができる。【解決手段】 INから入力された電圧とオペアンプの反転入力信号23は、オペアンプ13に入力される。オペアンプ13は、NチャンネルMOSトランジスタN7のゲートに電圧を与える。NチャンネルMOSトランジスタN7は、ゲートに与えられた電圧に応じ、抵抗R17に電流を流して両端に電圧が発生する。PチャンネルMOSトランジスタP1は、ゲートに与えられた電圧に応じ、抵抗R18に電流を流し、両端には電圧が発生する。基準となる定電流が供給されるPチヤネルMOSトランジスタP1のゲートをドレインと独立して制御可能であるため、PチヤネルMOSトランジスタP1のドレイン電流に制限がなくなり、よって抵抗R18の両端電圧は制限されることがない。
請求項(抜粋):
一方の入力端子に基準電圧が印加され、他方の入力端子に反転入力信号が入力される差動増幅器と、一端に第1電源電圧が印加される電流電圧変換用の第1抵抗と、一端に第2電源電圧が印加され、他端から前記反転入力信号を発生する電流電圧変換用の第2抵抗と、ゲートに前記差動増幅器の出力端子を接続し、ドレインに前記第1抵抗の他端を接続し、ソースに第2電源電圧を印加した第1トランジスタと、ゲートに第1抵抗の他端を接続し、ソースに第1電源電圧を印加し、ドレインに第2抵抗の他端を接続する第2トランジスタと、ゲートに第1抵抗の他端を接続し、ソースに第1電源電圧を印加し、ドレインから出力電流が取り出される第3トランジスタと、を備えた定電流回路。
IPC (3件):
G05F 1/56 310 ,  G05F 1/56 ,  H03F 3/34
FI (3件):
G05F 1/56 310 T ,  G05F 1/56 310 C ,  H03F 3/34 C
Fターム (25件):
5H430BB01 ,  5H430BB05 ,  5H430BB09 ,  5H430BB12 ,  5H430EE06 ,  5H430EE12 ,  5H430FF08 ,  5H430FF13 ,  5H430HH03 ,  5J091AA01 ,  5J091AA59 ,  5J091CA32 ,  5J091CA92 ,  5J091FA03 ,  5J091FA06 ,  5J091HA10 ,  5J091HA17 ,  5J091HA25 ,  5J091KA01 ,  5J091KA02 ,  5J091KA09 ,  5J091MA13 ,  5J091MA21 ,  5J091SA00 ,  5J091TA02
引用特許:
出願人引用 (8件)
  • 特開昭60-252924
  • 定電流回路
    公報種別:公開公報   出願番号:特願平4-289689   出願人:日本フィリップス株式会社
  • スイッチング回路
    公報種別:公開公報   出願番号:特願平6-129270   出願人:三洋電機株式会社
全件表示

前のページに戻る