特許
J-GLOBAL ID:200903082140011853

クロック抽出回路および情報記録再生装置

発明者:
出願人/特許権者:
代理人 (1件): 山下 穣平
公報種別:公開公報
出願番号(国際出願番号):特願2002-215338
公開番号(公開出願番号):特開2003-115174
出願日: 2002年07月24日
公開日(公表日): 2003年04月18日
要約:
【要約】【課題】ウォブル検出信号から同期クロックを抽出するPLL回路に関して、信号品質が悪い場合でも高安定性と高速引込みを満足する回路を提供し、さらには、情報記録再生装置に搭載することによって装置の転送レート向上と信頼性向上に貢献する。【解決手段】ウォブル信号を狭帯域なフィルタリング処理によってSNRを改善し、これをもとに位相同期ループを形成する。周波数引込み時には前述のフィルタよりも広帯域なフィルタ処理後、周波数検出器によって周波数を検出しPLL内のVCO中心周波数を直接プリセットする。
請求項(抜粋):
全体として周期性を有しながらその中心周波数が大きく変動しうるアナログ波形から同期クロックを生成するためのクロック生成回路において、入力信号の通過帯域を制限する帯域フィルタと、前記帯域フィルタ出力から同期クロックを生成するPLL回路とを含み、前記PLL回路は、外部より与える周波数情報およびタイミング情報によって前記PLL回路内部のVCO中心周波数を変更し、前記帯域通過フィルタは、前記PLL回路が出力する前記同期クロックに基づいて通過帯域の中心周波数を前記入力信号のキャリア周波数付近に近づけることを特徴とするクロック抽出回路。
IPC (2件):
G11B 20/14 351 ,  G11B 7/004
FI (2件):
G11B 20/14 351 A ,  G11B 7/004 Z
Fターム (8件):
5D044BC04 ,  5D044CC04 ,  5D044DE32 ,  5D044GM01 ,  5D044GM14 ,  5D044GM18 ,  5D090AA01 ,  5D090FF07
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る