特許
J-GLOBAL ID:200903083264688637

画像表示装置

発明者:
出願人/特許権者:
代理人 (1件): 原 謙三
公報種別:公開公報
出願番号(国際出願番号):特願平10-196348
公開番号(公開出願番号):特開2000-029419
出願日: 1998年07月10日
公開日(公表日): 2000年01月28日
要約:
【要約】【課題】 映像信号とサンプリング信号とのタイミングの最適化を図り、高品位の画像表示を実現することが可能な画像表示装置を提供する【解決手段】 画像表示装置1のデータ信号線駆動回路3を各映像信号出力ブロックSDi (i=x,1,2,...,n,y)で構成し、対応するデータ信号線が無いダミー回路としての映像信号出力ブロックSDy から2つの検出信号MON1・MON2を出力する。タイミング回路5内の遅延量検出回路5aは上記検出信号MON1・MON2間の遅延量をモニターする。タイミング回路5内の位相調整回路5bは、この遅延量を基にクロック信号CKSの供給タイミングを算出してずらし、クロック信号CKSと映像信号DATとのタイミング(位相差)、すなわち、映像信号DATのサンプリング信号と映像信号DATとのタイミング(位相差)を最適化する。
請求項(抜粋):
書き込まれた映像信号を画像として表示する複数の画素をマトリクス状に配置してなる画素アレイと、上記映像信号を上記画素アレイに伝搬する複数のデータ信号線と、上記データ信号線の少なくとも1つに接続されるとともに上記映像信号をサンプリングして上記データ信号線に供給する複数の映像信号出力ブロックからなるデータ信号線駆動回路と、上記映像信号を上記データ信号線に供給するタイミングの制御を行うタイミング信号を上記データ信号線駆動回路に供給するタイミング回路とを有する画像表示装置において、上記データ信号線駆動回路内に供給された上記タイミング信号に基づいた信号を2箇所からそれぞれ検出信号として出力する検出信号出力回路と、上記検出信号に基づいて上記検出信号出力回路内の遅延量を検出する遅延量検出回路と、上記遅延量に基づいて上記タイミング信号と上記映像信号との位相差を調整する位相調整回路とをさらに有することを特徴とする画像表示装置。
IPC (2件):
G09G 3/20 623 ,  G09G 3/36
FI (2件):
G09G 3/20 623 D ,  G09G 3/36
Fターム (31件):
5C006AA02 ,  5C006AA03 ,  5C006AC21 ,  5C006AF52 ,  5C006AF53 ,  5C006AF54 ,  5C006AF72 ,  5C006AF81 ,  5C006BB16 ,  5C006BC12 ,  5C006BF03 ,  5C006BF04 ,  5C006BF26 ,  5C006BF27 ,  5C006FA16 ,  5C006FA23 ,  5C080AA10 ,  5C080BB05 ,  5C080DD06 ,  5C080DD07 ,  5C080EE01 ,  5C080EE17 ,  5C080EE29 ,  5C080FF11 ,  5C080GG02 ,  5C080GG10 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05 ,  5C080JJ06
引用特許:
審査官引用 (3件)

前のページに戻る