特許
J-GLOBAL ID:200903084453466722

誘電体積層シート、基板内蔵キャパシターシート及び素子内蔵基板

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2002-339123
公開番号(公開出願番号):特開2004-172530
出願日: 2002年11月22日
公開日(公表日): 2004年06月17日
要約:
【課題】本発明は薄型かつ大きな静電容量を得ることができ、その静電容量を容易に変更できる基板内蔵用キャパシターシート及びそれを内蔵した素子内蔵基板を提供することにある。【解決手段】本発明の基板内蔵キャパシターシートは、誘電体シートの同一面上に複数区画の内層電極が形成されている誘電体シートを、各誘電体シート上の内層電極が上下の内層電極と重ならない部分を持つように複数枚積層した誘電体積層シートを用い、最外層の電極及び内層電極間の電気的な接続を、一般のプリント配線板の製造工程と同様にスルーホールで行ったものである。このキャパシターシートによるキャパシター素子は容易に静電容量の設計変更が可能である。また、このキャパシターシートを一般のプリント配線板のキャパシター層として積層すれば、複数のキャパシター素子を同時にプリント配線板に内蔵することができ、高性能で薄型の素子内蔵基板とすることができる。【選択図】図7
請求項(抜粋):
複数の誘電体シートの同一面上に複数区画の内層電極が形成されている誘電体シートを、前記複数の誘電体シートを各誘電体シート上の内層電極が上下の内層電極と重ならない部分を持つように複数枚積層したことを特徴とする基板内蔵キャパシター素子用誘電体積層シート。
IPC (2件):
H01G4/30 ,  H05K3/46
FI (3件):
H01G4/30 301D ,  H01G4/30 301E ,  H05K3/46 Q
Fターム (11件):
5E082AB03 ,  5E082BC11 ,  5E082FF14 ,  5E082FG26 ,  5E082FG27 ,  5E082FG34 ,  5E346AA13 ,  5E346AA60 ,  5E346CC21 ,  5E346FF45 ,  5E346HH33
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る