特許
J-GLOBAL ID:200903085089883068

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 小森 久夫
公報種別:公開公報
出願番号(国際出願番号):特願2000-367702
公開番号(公開出願番号):特開2002-169790
出願日: 2000年12月01日
公開日(公表日): 2002年06月14日
要約:
【要約】【課題】1つまたは複数の回路ブロックを有し、命令セットを実行する半導体集積回路において、より効率的に消費電力の低減を図ることができる回路構成方法を提供する。【解決手段】1つまたは複数の回路ブロックを有し、命令セットを実行する半導体集積回路を、命令単位や命令実行サイクル単位で、該回路ブロックの動作周波数を変更または停止可能に構成する。また別の方法として、複数のメモリ、または論理的に複数メモリとして扱う単一メモリを回路外部または内部に有し、命令セットを実行する半導体集積回路を、該メモリのメモリブロック単位でアドレスをデコードして、動作周波数を実行する命令単位または命令実行サイクル単位に動作周波数を変更し、対応するメモリの性能に応じて、データアクセスのサイクルの動作スピードを変更可能に構成する。
請求項(抜粋):
1つまたは複数の回路ブロックを有し、命令セットを実行する半導体集積回路であって、命令実行サイクル単位で、該回路ブロックの動作周波数を変更または停止可能に構成したことを特徴とする半導体集積回路。
IPC (3件):
G06F 15/78 510 ,  G06F 1/32 ,  G06F 1/04 301
FI (3件):
G06F 15/78 510 P ,  G06F 1/04 301 C ,  G06F 1/00 332 Z
Fターム (9件):
5B011EA09 ,  5B011LL13 ,  5B062HH02 ,  5B062JJ01 ,  5B079BA01 ,  5B079BA12 ,  5B079BB01 ,  5B079BC01 ,  5B079DD13
引用特許:
審査官引用 (3件)
  • マイクロプロセッサ
    公報種別:公開公報   出願番号:特願平4-201682   出願人:日本電気株式会社
  • データ処理装置
    公報種別:公開公報   出願番号:特願平7-012906   出願人:三菱電機株式会社
  • 特開平3-286213

前のページに戻る