特許
J-GLOBAL ID:200903088570396749

ゲート回路

発明者:
出願人/特許権者:
代理人 (1件): 外川 英明
公報種別:公開公報
出願番号(国際出願番号):特願平10-220954
公開番号(公開出願番号):特開2000-059189
出願日: 1998年08月05日
公開日(公表日): 2000年02月25日
要約:
【要約】【課題】 一方の素子がターンオンするとき、過渡的に他方の素子のゲート電位が振られるとこの素子もターンオンして、アームが短絡してしまう。【解決手段】 一方の端子が半導体スイッチング素子S1のエミッタに接続されたオフゲート電源Eoffと、上記オフゲート電源Eoffの他方の端子と半導体スイッチング素子S1のゲートとを抵抗Rgを介して接続するスイッチSWoffとからなるターンオフゲート回路を有するゲート回路において、上記オフゲート電源Eoffの他方の端子と半導体スイッチング素子S1のゲートとを接続する第2のスイッチSWoff2を具備し、第2のスイッチSWoff2をターンオフ動作が完了したタイミングで閉じることにより、抵抗を介さずオフゲート電源Eoffに接続する。
請求項(抜粋):
半導体スイッチング素子のターンオフ時の電源となる一方の端子が半導体スイッチング素子のエミッタに接続されたオフゲート電源と、前記オフゲート電源の他方の端子と半導体スイッチング素子のゲートとを抵抗を介して接続するスイッチとからなるターンオフゲート回路を有するゲート回路において、前記オフゲート電源の他方の端子と半導体スイッチング素子のゲートとを接続する第2のスイッチを具備したことを特徴とするゲート回路。
IPC (4件):
H03K 17/16 ,  H02M 1/00 ,  H02M 1/08 ,  H03K 17/687
FI (4件):
H03K 17/16 L ,  H02M 1/00 D ,  H02M 1/08 A ,  H03K 17/687 E
Fターム (30件):
5H740AA04 ,  5H740BA11 ,  5H740BB02 ,  5H740BB05 ,  5H740BB08 ,  5H740HH06 ,  5H740JA01 ,  5H740JB02 ,  5H740JB04 ,  5H740MM18 ,  5J055AX21 ,  5J055AX56 ,  5J055BX17 ,  5J055CX07 ,  5J055DX22 ,  5J055DX60 ,  5J055DX73 ,  5J055DX83 ,  5J055EX04 ,  5J055EX17 ,  5J055EY01 ,  5J055EY03 ,  5J055EY10 ,  5J055EZ10 ,  5J055EZ25 ,  5J055EZ50 ,  5J055EZ51 ,  5J055EZ57 ,  5J055GX01 ,  5J055GX04
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る