特許
J-GLOBAL ID:200903092182248417

DMA制御装置

発明者:
出願人/特許権者:
代理人 (1件): 岡戸 昭佳 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-085210
公開番号(公開出願番号):特開2000-276436
出願日: 1999年03月29日
公開日(公表日): 2000年10月06日
要約:
【要約】【課題】 複数のデバイスによるバスの使用割合に応じて低消費電力モードに移行するDMA制御装置を提供すること。【解決手段】 バスモニタ部8により、バス使用許可信号ack1〜ack3に基づきバス5のバス占有率Sが算出される。そして、算出されたバス占有率Sが予め決められた判定値「10」よりも小さい場合には、バス調停部6内の低消費電力モード移行判定部18により、モード移行信号LWSがCPU14に対し出力される。これにより、DMA制御部1〜3がほとんど作動していない場合には、DMA制御装置10は低消費電力モードへ確実に移行する。従って、効果的に消費電力を低く押さえられる。
請求項(抜粋):
CPUと、メモリと、前記メモリに接続された共有バスと、前記共有バスに接続されるとともに前記メモリにアクセスする複数のデバイスと、前記各デバイスによる所定時間ごとの前記共有バスの使用割合を算出するバスモニタ手段と、前記バスモニタ手段の算出結果に基づき低消費電力モードへの移行を行うモード移行手段と、を有することを特徴とするDMA制御装置。
IPC (3件):
G06F 13/28 310 ,  G06F 1/32 ,  G06F 1/04 301
FI (3件):
G06F 13/28 310 A ,  G06F 1/04 301 C ,  G06F 1/00 332 Z
Fターム (13件):
5B011EB00 ,  5B011EB01 ,  5B011EB06 ,  5B011LL13 ,  5B061BA01 ,  5B061BA03 ,  5B061BB01 ,  5B061DD11 ,  5B061SS03 ,  5B079BA01 ,  5B079BB02 ,  5B079BB04 ,  5B079BC01
引用特許:
審査官引用 (6件)
  • データ処理装置
    公報種別:公開公報   出願番号:特願平3-251027   出願人:カシオ計算機株式会社
  • マイクロプロセッサ
    公報種別:公開公報   出願番号:特願平6-181901   出願人:株式会社日立製作所, 日立超エル・エス・アイ・エンジニアリング株式会社
  • 情報処理システム
    公報種別:公開公報   出願番号:特願平7-278904   出願人:インターナショナル・ビジネス・マシーンズ・コーポレイション
全件表示

前のページに戻る