特許
J-GLOBAL ID:200903093024926676
電圧駆動形素子の駆動方法及びその回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平5-073081
公開番号(公開出願番号):特開平6-291631
出願日: 1993年03月31日
公開日(公表日): 1994年10月18日
要約:
【要約】【目的】電圧駆動形素子の電流容量に依存せずにターンオン,ターンオフ時の電圧変化dV/dt,電流変化di/dtを緩和してノイズ並びにサージ電圧を抑制する。【構成】主電流の入出力に係る第1,第2端子と絶縁ゲート構造を有するゲート端子を備えた電圧駆動形素子の前記第2端子と前記ゲート端子間のゲート電圧を抵抗器を介して印加或いは除去する電圧駆動形素子の駆動方法において、前記第1,第2端子間の電圧を検出し、この検出値に応じて前記抵抗器の抵抗値を変化させることにより、前記ゲート電圧を増加或いは減少させる速度を遅くすることを特徴とする。
請求項(抜粋):
主電流の入出力に係る第1,第2端子と絶縁ゲート構造を有するゲート端子を備えた電圧駆動形素子の前記第2端子と前記ゲート端子間のゲート電圧を抵抗器を介して印加或いは除去する電圧駆動形素子の駆動方法において、前記第1,第2端子間の電圧を検出し、この検出値に応じて前記抵抗器の抵抗値を変化させることにより、前記ゲート電圧を増加或いは減少させる速度を遅くすることを特徴とする電圧駆動形素子の駆動方法。
IPC (2件):
引用特許:
審査官引用 (4件)
-
特開平4-122119
-
半導体装置
公報種別:公開公報
出願番号:特願平4-074843
出願人:富士電機株式会社
-
IGBTゲート回路
公報種別:公開公報
出願番号:特願平4-141230
出願人:株式会社東芝
前のページに戻る