特許
J-GLOBAL ID:200903095064973556

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-124429
公開番号(公開出願番号):特開平10-321795
出願日: 1997年05月14日
公開日(公表日): 1998年12月04日
要約:
【要約】【課題】出力信号の各ビット間におけるスキューをなくす。【解決手段】内部バス2から供給されるデータはラッチ制御信号Lに応答してラッチ回路L0〜L8に取り込まれる。このうち、ラッチ回路L8の出力は配線12を通じ直接出力ドライバ8に供給されるが、他のラッチ回路L0〜L7の出力はそれぞれ遅延部D0〜D7を介してそれぞれ対応する出力ドライバ8に供給される。遅延部D0〜D7の遅延量は、それぞれ仮にラッチ回路L0〜L7を出力ドライバ8に直接接続した場合における配線12との遅延量の差に応じて設定されている。これにより、出力信号の各ビット間におけるスキューがなくなる。
請求項(抜粋):
第1の出力信号を取り込む第1のラッチ回路と、前記第1の出力信号と同時に遷移する第2の出力信号を取り込む第2のラッチ回路と、前記第1のラッチ回路にラッチされた前記第1の出力信号を受ける第1の出力ドライバと、前記第2のラッチ回路にラッチされた前記第2の出力信号を受けこれを遅延させる第1の遅延部と、前記第1の遅延部により遅延された前記第2の出力信号を受ける第2の出力ドライバと、前記第1の出力ドライバに接続された第1のパッドと、前記第2の出力ドライバに接続された第2のパッドとを備える半導体装置。
IPC (2件):
H01L 27/04 ,  H01L 21/822
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る