特許
J-GLOBAL ID:200903095120285072

可変遅延回路

発明者:
出願人/特許権者:
代理人 (1件): 越場 隆
公報種別:公開公報
出願番号(国際出願番号):特願平4-072675
公開番号(公開出願番号):特開平5-235695
出願日: 1992年02月21日
公開日(公表日): 1993年09月10日
要約:
【要約】 (修正有)【目的】 可変遅延回路として十分な論理振巾を確保しながら、遅延時間を変化させることができる、新規な可変遅延回路を提供する。【構成】 入力信号をある遅延時間だけ保持した後出力する可変遅延回路であって、入力に入力信号を受けるバッファ回路Bと、一方の入力に該入力信号を受け他方の入力に遅延時間制御信号を受ける複数の排他的論理和回路X-1〜X-nと、バッファ回路Bの出力と排他的論理和回路X-1〜X-nの出力とを結合する複数のコンデンサC-1〜C-nを備える。各排他的論理和回路X-1〜X-nに印加される遅延時間制御信号は、各々独立してハイレベルまたはローレベルに遷移させることができる。
請求項(抜粋):
入力信号を所望の遅延時間だけ保持した後出力する機能を有する可変遅延回路であって、入力信号を受けるバッファ回路と、一方の入力に該入力信号を受ける複数の排他的論理和回路と、該バッファ回路の出力と該排他的論理和回路の各々の出力とを結合する複数のコンデンサを備え、該排他的論理和回路の他方の入力には、互いに独立してハイレベルまたはローレベルとなる遅延時間制御信号が印加されるように構成されていることを特徴とする可変遅延回路。
引用特許:
審査官引用 (3件)
  • 微小可変遅延回路
    公報種別:公開公報   出願番号:特願平3-293231   出願人:株式会社アドバンテスト
  • 特開平4-005309
  • アンカーの構造
    公報種別:公開公報   出願番号:特願平4-024363   出願人:大成建設株式会社

前のページに戻る