特許
J-GLOBAL ID:200903095640846247
アナログレベルシフタ
発明者:
出願人/特許権者:
代理人 (6件):
鈴江 武彦
, 河野 哲
, 中村 誠
, 蔵田 昌俊
, 村松 貞男
, 橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2003-360728
公開番号(公開出願番号):特開2005-130020
出願日: 2003年10月21日
公開日(公表日): 2005年05月19日
要約:
【課題】必要とするアンプの段数を増やすことなく、低電圧でのアナログ電圧のレベル変換を行い得るアナログレベルシフタを提供する。【解決手段】第1電圧源21の第1電圧に第2電圧源22の第2電圧を加えて第3電圧を発生する電圧発生回路11と、第3電圧が入力し、第3電圧に比例した変換電流を出力する電圧/電流変換回路12と、電圧/電流変換回路から出力する変換電流から所望の電流を差し引いた電流を出力する電流減算回路13と、電流減算回路から出力する電流に比例した第4電圧を発生する電流/電圧変換回路14とを具備している。【選択図】図2
請求項(抜粋):
第1電圧源の第1電圧に第2電圧源の第2電圧を加えて第3電圧を発生する電圧発生回路と、
前記第3電圧が入力され、前記第3電圧に比例した変換電流を出力する電圧/電流変換回路と、
前記電圧/電流変換回路から出力する前記変換電流から所望の電流を差し引いた電流を出力する電流減算回路と、
前記電流減算回路から出力する電流に比例した第4電圧を発生する電流/電圧変換回路
とを具備し、半導体集積回路に形成されたことを特徴とするアナログレベルシフタ。
IPC (2件):
FI (2件):
Fターム (28件):
5H420NA12
, 5H420NA13
, 5H420NA16
, 5H420NB02
, 5H420NB22
, 5H420NB25
, 5H420NB35
, 5H420NC02
, 5H420NC03
, 5J500AA01
, 5J500AA11
, 5J500AC37
, 5J500AC92
, 5J500AF03
, 5J500AH10
, 5J500AH17
, 5J500AH19
, 5J500AH25
, 5J500AK00
, 5J500AK01
, 5J500AK02
, 5J500AK09
, 5J500AK11
, 5J500AK26
, 5J500AK27
, 5J500AT01
, 5J500AT02
, 5J500AT04
引用特許:
審査官引用 (5件)
-
特開昭62-082414
-
基準電圧源
公報種別:公開公報
出願番号:特願平8-297060
出願人:ソニー株式会社
-
特開平4-170808
全件表示
前のページに戻る