特許
J-GLOBAL ID:200903096875438371
情報処理装置
発明者:
,
出願人/特許権者:
代理人 (1件):
稲本 義雄
公報種別:公開公報
出願番号(国際出願番号):特願2000-155823
公開番号(公開出願番号):特開2001-339699
出願日: 2000年05月26日
公開日(公表日): 2001年12月07日
要約:
【要約】【課題】 基本的なハードウエア構成を変更せずに、複数の処理を実行することができるようにする。【解決手段】 データ処理装置には、図2(A)に示すような、N種類のデータD1乃至DNがそれぞれ時分割多重された入力データが入力される。データ処理装置は、入力データにそれぞれ時分割多重されているデータDに対して、その種類に応じた処理を実行する。すなわち、データ処理装置1は、実行する処理を、入力されるデータDに対応した処理に切り換える。
請求項(抜粋):
少なくとも2種類のデータが時分割多重されている入力信号が供給される情報処理装置において、前記入力信号に時分割多重されている前記データの種類に応じた異なる複数の処理を実行する実行手段と、供給される、前記入力信号に時分割多重されている前記データの種類が切り換わるタイミングに対応して、前記実行手段で実行される処理を、切り換わった前記データの種類に応じた処理に切り換える切り換え手段とを備えることを特徴とする情報処理装置。
IPC (5件):
H04N 7/08
, H04N 7/081
, H04J 3/00
, H04N 5/14
, G06T 1/20
FI (4件):
H04J 3/00 Z
, H04N 5/14 Z
, G06T 1/20 A
, H04N 7/08 Z
Fターム (35件):
5B057AA20
, 5B057BA02
, 5B057CA01
, 5B057CA08
, 5B057CA12
, 5B057CB01
, 5B057CB08
, 5B057CB12
, 5B057CC01
, 5B057CE02
, 5B057CE11
, 5B057CH11
, 5B057CH18
, 5B057DB02
, 5B057DB06
, 5B057DB09
, 5C021PA56
, 5C021PA72
, 5C021PA78
, 5C021PA83
, 5C021RB03
, 5C021RB07
, 5C021SA01
, 5C021YC13
, 5C063AB03
, 5C063AB07
, 5C063AC01
, 5C063AC10
, 5C063CA23
, 5C063CA34
, 5C063CA36
, 5K028AA08
, 5K028KK01
, 5K028KK03
, 5K028KK18
引用特許:
前のページに戻る