特許
J-GLOBAL ID:200903097387376932
表示装置
発明者:
出願人/特許権者:
代理人 (1件):
芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願2000-282172
公開番号(公開出願番号):特開2002-091395
出願日: 2000年09月18日
公開日(公表日): 2002年03月27日
要約:
【要約】【課題】1つの表示装置でフルカラーの動画像表示と低消費電力の階調表示という2種類の表示に対応することを可能にすると共に、表示画素の高集積化を図る。【解決手段】アナログ表示モードと、デジタル表示モードを実現する2つの表示回路を1つの表示画素200内に隣接して配置し、両者を回路選択回路40,43により選択可能とした。また、補助容量線81によって供給されるバイアス電圧Vscと信号Aとを共通化することにした。補助容量線81は分岐して信号選択回路120のTFT122のドレインに接続され、信号Aを供給するための信号線82は削除される。
請求項(抜粋):
基板上の一方向に配置された複数のゲート信号線と、前記ゲート信号線と交差する方向に配置された複数のドレイン信号線と、前記ゲート信号線からの走査信号により選択されると共に前記ドレイン信号線から映像信号が供給される表示画素がマトリックス状に配置された表示装置において、前記ゲート信号線から入力される信号に応じて前記ドレイン信号線からのアナログ映像信号を保持する補助容量を備え、該補助容量に保持された信号を表示電極に供給する第1の表示回路と、前記第1の表示回路に隣接して配置され、前記ゲート信号線から入力される信号に応じて前記ドレイン信号線からのデジタル映像信号を保持する保持回路と、該保持回路からの信号に応じて前記表示電極に供給する第1の信号線と第2の信号線からのいずれかの信号を選択する信号選択回路とを備えた第2の表示回路と、回路選択信号に応じて、前記第1及び第2の表示回路を選択的に前記ドレイン信号線に接続するための回路選択回路と、を備え、前記補助容量の電極をバイアスする補助容量線と前記第1又は第2の信号線とを共通化したことを特徴とする表示装置。
IPC (8件):
G09G 3/36
, G02F 1/133 550
, G02F 1/1368
, G09G 3/20 611
, G09G 3/20 621
, G09G 3/20 624
, G09G 3/20 680
, G09G 3/20
FI (8件):
G09G 3/36
, G02F 1/133 550
, G09G 3/20 611 A
, G09G 3/20 621 M
, G09G 3/20 624 B
, G09G 3/20 680 G
, G09G 3/20 680 S
, G02F 1/136 500
Fターム (50件):
2H092JA34
, 2H092JA37
, 2H092JA41
, 2H092JA46
, 2H092JB22
, 2H092JB31
, 2H092JB58
, 2H092JB61
, 2H092JB68
, 2H092KA04
, 2H092KB25
, 2H092NA01
, 2H092NA26
, 2H093NA51
, 2H093NC09
, 2H093NC11
, 2H093NC13
, 2H093NC15
, 2H093NC16
, 2H093NC90
, 2H093ND39
, 2H093ND43
, 2H093NG01
, 5C006AA01
, 5C006AA02
, 5C006AA11
, 5C006AA22
, 5C006BB16
, 5C006BB28
, 5C006BC03
, 5C006BC06
, 5C006BC12
, 5C006BC20
, 5C006BF11
, 5C006BF24
, 5C006BF45
, 5C006EB05
, 5C006EC08
, 5C006FA47
, 5C080AA10
, 5C080BB05
, 5C080CC03
, 5C080DD26
, 5C080FF11
, 5C080GG07
, 5C080GG08
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080KK07
引用特許:
前のページに戻る