特許
J-GLOBAL ID:200903098817081512
通信端末装置
発明者:
,
出願人/特許権者:
代理人 (1件):
青木 輝夫
公報種別:公開公報
出願番号(国際出願番号):特願平11-123821
公開番号(公開出願番号):特開2000-315048
出願日: 1999年04月30日
公開日(公表日): 2000年11月14日
要約:
【要約】【課題】 複数の通信端末装置の乱数生成回路にそれぞれ異なる乱数初期値をロードし、かつ生成される乱数値が互いに一致する可能性の少ない通信端末装置を提供する。【解決手段】 通信端末装置1は、終端回路4、乱数生成回路5、メモリ回路6、MAC回路7およびスイッチ回路8で構成され、収容装置3がN台の通信端末装置を収容可能であり、スイッチ回路がN通りの数値を設定可能であるとき、乱数生成回路の乱数初期値はメモリ回路のN箇所のアドレスに格納されており、スイッチ回路の設定値に対応したメモリ回路のアドレスから読み出した乱数初期値を乱数生成回路にロードする。
請求項(抜粋):
通信回線を介して収容装置に接続する終端回路と、複数の数値を設定できるスイッチ回路と、複数の乱数初期値を格納するメモリ回路と、乱数値を生成する乱数生成回路と、前記メモリ回路および前記乱数生成回路間のデータ転送を制御するMAC回路とを備え、前記MAC回路は前記スイッチ回路の設定値に応じた前記メモリ回路のアドレスから乱数初期値を読み出して前記乱数生成回路にロードし、前記乱数生成回路は前記乱数初期値のロードを受けて演算動作を開始し乱数値を生成することを特徴とする通信端末装置。
IPC (4件):
G09C 1/00 650
, G06F 7/58
, H04L 9/08
, H04L 9/32
FI (4件):
G09C 1/00 650 B
, G06F 7/58 A
, H04L 9/00 601 Z
, H04L 9/00 675 A
Fターム (12件):
5J104AA18
, 5J104FA00
, 5J104JA03
, 5J104KA04
, 5J104NA04
, 5J104NA12
, 5J104NA27
, 5J104NA37
, 9A001BB03
, 9A001EE03
, 9A001GG22
, 9A001LL03
引用特許: