特許
J-GLOBAL ID:201003047987446563

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 井島 藤治
公報種別:公開公報
出願番号(国際出願番号):特願2009-069595
公開番号(公開出願番号):特開2010-226283
出願日: 2009年03月23日
公開日(公表日): 2010年10月07日
要約:
【課題】リアルタイム系の処理と非リアルタイム系の処理とが混在しつつ情報を処理する情報処理装置において、無駄なスケジューリング発生を極力抑制し、リアルタイム処理の遅延を抑え、より高性能な制御を行える情報処理装置を実現する。【解決手段】操作に関する指示の入力を受け付けると共に各種表示を行う操作表示部と、画像情報の処理を行う画像処理部と、同種複数のコアを備えたプロセッサと、を備える情報処理装置であって、リアルタイム性を必要としない前記操作部に関連するプロセスについての制御を前記プロセッサの一方のコアで担当するよう固定し、前記プロセスと動作上連携が必要な前記画像処理部に関連するプロセスについての制御を前記プロセッサの他方のコアで担当するよう固定する。【選択図】図1
請求項(抜粋):
操作に関する指示の入力を受け付けると共に各種表示を行う操作表示部と、 画像情報の処理を行う画像処理部と、 同種複数のコアを備えたプロセッサと、 を備える情報処理装置であって、 リアルタイム性を必要としない前記操作部に関連するプロセスについての制御を前記プロセッサの一方のコアで担当するよう固定し、 前記プロセスと動作上連携が必要な前記画像処理部に関連するプロセスについての制御を前記プロセッサの他方のコアで担当するよう固定する、 ことを特徴とする情報処理装置。
IPC (4件):
H04N 1/00 ,  G06T 1/20 ,  G03G 21/14 ,  G03G 21/00
FI (5件):
H04N1/00 C ,  G06T1/20 B ,  G03G21/00 372 ,  G03G21/00 388 ,  G03G21/00 502
Fターム (38件):
2H270LC19 ,  2H270LD08 ,  2H270MB43 ,  2H270MB56 ,  2H270MC19 ,  2H270MC61 ,  2H270MC78 ,  2H270MD17 ,  2H270MD19 ,  2H270MF13 ,  2H270MF19 ,  2H270MH03 ,  2H270MH06 ,  2H270MH12 ,  2H270NB22 ,  2H270PA20 ,  2H270PA67 ,  2H270QB14 ,  2H270ZC03 ,  2H270ZC04 ,  2H270ZC08 ,  5B057BA28 ,  5B057CE16 ,  5B057CH02 ,  5B057CH04 ,  5B057CH20 ,  5C062AA02 ,  5C062AA05 ,  5C062AB20 ,  5C062AB22 ,  5C062AB23 ,  5C062AB41 ,  5C062AC04 ,  5C062AC05 ,  5C062AC11 ,  5C062AC24 ,  5C062AE03 ,  5C062BA04
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る