特許
J-GLOBAL ID:201003055875133956
静電気対策素子
発明者:
,
,
,
出願人/特許権者:
代理人 (3件):
稲葉 良幸
, 大貫 敏史
, 深澤 拓司
公報種別:公開公報
出願番号(国際出願番号):特願2009-143018
公開番号(公開出願番号):特開2010-165660
出願日: 2009年06月16日
公開日(公表日): 2010年07月29日
要約:
【課題】静電容量が小さく、且つ、放電特性に優れるのみならず、耐熱性及び耐候性が高められた、静電気対策素子等を提供すること。【解決手段】絶縁性基板11上において相互に離間して対向配置された電極21,22の間に、絶縁性無機材料32のマトリックス中に導電性無機材料33が不連続に分散したコンポジットである機能層31を配設する。【選択図】図1
請求項(抜粋):
絶縁性基板と、該絶縁性基板上において相互に離間して対向配置された電極と、該電極間に配置された機能層とを有し、
前記機能層が、絶縁性無機材料のマトリックス中に導電性無機材料が不連続に分散したコンポジットであることを特徴とする、
静電気対策素子。
IPC (2件):
FI (2件):
Fターム (8件):
5E034CA08
, 5E034CB08
, 5E034CC20
, 5E034DA10
, 5E034DB01
, 5E034DC01
, 5E034EA08
, 5E034EB10
引用特許: