特許
J-GLOBAL ID:201003069676781443
昇降圧電源制御装置および昇降圧電源制御方法
発明者:
出願人/特許権者:
代理人 (1件):
田中 裕人
公報種別:公開公報
出願番号(国際出願番号):特願2008-306338
公開番号(公開出願番号):特開2010-130883
出願日: 2008年12月01日
公開日(公表日): 2010年06月10日
要約:
【課題】 本発明は、入力電圧(VIN)が変動する場合において、入出力電圧間の電圧変換動作を最適化して不要な電圧変換動作を抑制することで低消費電力化を図ることが可能な昇降圧電源制御装置を提供することを目的とする。【解決手段】 本発明は、入力電圧を入力し、昇圧電圧を出力する昇圧部と、昇圧電圧を入力し、昇圧電圧が第1トランジスタにおいて電圧降下することにより、出力電圧を出力する降圧部とを有する昇降圧電源制御装置である。昇圧部は、入力電圧が、出力電圧より高い第1基準電圧を下回る場合、昇圧電圧の電圧値を出力電圧の電圧値より高く出力し、入力電圧が第1基準電圧を上回る場合、昇圧電圧の電圧値を前記入力電圧の電圧値と同じにして出力する。降圧部は、入力電圧が出力電圧より低い第2基準電圧を上回る場合、第1トランジスタの非飽和領域でオン抵抗を制御する。入力電圧が第2基準電圧を下回る場合、第1トランジスタを飽和領域で使用する。【選択図】図2
請求項(抜粋):
入力電圧を昇圧電圧に昇圧して、昇圧端子に前記昇圧電圧を出力する昇圧制御を行う昇圧部と、
前記昇圧端子と出力端子とを接続する第1トランジスタの導通状態を制御することにより、前記出力端子に前記昇圧電圧を降圧して出力する降圧制御を行う降圧部とを備え、
前記昇圧部は、前記入力電圧が前記出力電圧より高い第1基準電圧を下回る場合に前記昇圧制御を行い、前記入力電圧が前記第1基準電圧を上回る場合に前記昇圧制御を停止して前記昇圧端子に前記入力電圧を出力し、
前記降圧部は、前記入力電圧が前記出力電圧より低い第2基準電圧を上回る場合に前記第1トランジスタを非飽和領域で制御し、前記入力電圧が前記第2基準電圧を下回る場合に前記第1トランジスタを飽和領域で制御することを特徴とする昇降圧電源制御装置。
IPC (2件):
FI (4件):
H02M3/155 K
, H02M3/155 U
, G05F1/56 310U
, G05F1/56 310K
Fターム (20件):
5H430BB01
, 5H430BB09
, 5H430BB11
, 5H430EE06
, 5H430FF01
, 5H430FF13
, 5H430HH03
, 5H430JJ04
, 5H730AA14
, 5H730AS01
, 5H730AS04
, 5H730BB14
, 5H730BB57
, 5H730BB86
, 5H730BB98
, 5H730DD04
, 5H730EE13
, 5H730FD01
, 5H730FD11
, 5H730FF01
引用特許:
出願人引用 (1件)
審査官引用 (2件)
-
特開平3-164063
-
昇降圧電源回路
公報種別:公開公報
出願番号:特願平11-056747
出願人:日立デバイスエンジニアリング株式会社
前のページに戻る