特許
J-GLOBAL ID:201103001068062616

デジタル信号処理による周波数復調回路

発明者:
出願人/特許権者:
代理人 (3件): 杉村 憲司 ,  英 貢 ,  杉村 興作
公報種別:特許公報
出願番号(国際出願番号):特願2001-303597
公開番号(公開出願番号):特開2003-110365
特許番号:特許第4230688号
出願日: 2001年09月28日
公開日(公表日): 2003年04月11日
請求項(抜粋):
【請求項1】変調信号の同相成分In及び直交成分Qnの信号をそれぞれ入力する2つの入力端子にそれぞれ接続され、各同相成分In及び直交成分Qnの信号をクロック周波数fclkの逆数の遅延時間だけ遅延させて、それぞれ遅延させた同相成分In-1及び直交成分Qn-1の信号を生成する2つの遅延回路と、前記2つの遅延回路の各々に接続される2つの乗算回路であって、遅延させた同相成分In-1の信号と遅延させる前の直交成分Qnの信号とを乗算する第1乗算回路、及び遅延させた直交成分Qn-1の信号と遅延させる前の同相成分Inの信号とを乗算する第2乗算回路とからなる2つの乗算回路と、該2つの乗算回路の各出力信号を減算する減算器と、前記2つの入力端子にそれぞれ接続され、遅延させる前の同相成分In及び直交成分Qnの信号をそれぞれ二乗した信号を生成する2つの二乗型乗算回路と、該2つの二乗型乗算回路から出力される各信号を加算する加算器と、前記減算器からの出力信号を前記加算器からの出力信号で除算する割算回路と、前記割算回路から出力される信号を逆正弦処理してその主値の信号を送出する逆正弦回路と、前記逆正弦回路から出力される信号を係数fclk/2πで乗算する乗算器とを具え、 前記乗算器が、 からなる復調周波数f0の信号を発生するようにしたことを特徴とするデジタル信号処理による周波数復調回路。
IPC (1件):
H03D 3/00 ( 200 6.01)
FI (1件):
H03D 3/00 A
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る