特許
J-GLOBAL ID:201103002823618987
低周波検出回路
発明者:
出願人/特許権者:
代理人 (3件):
三枝 英二
, 掛樋 悠路
, 松本 公雄
公報種別:特許公報
出願番号(国際出願番号):特願平11-269855
公開番号(公開出願番号):特開2000-105270
特許番号:特許第4423486号
出願日: 1999年09月24日
公開日(公表日): 2000年04月11日
請求項(抜粋):
【請求項1】 入力信号を受けて負遅延信号及び低周波検出信号を出力する負遅延信号発生部と、
前記低周波検出信号を受けてフラグ信号を出力する低周波検出部と、
前記フラグ信号によって前記入力信号及び負遅延信号中何れか1つを選択して出力する信号選択部と、
を備え、
前記負遅延信号発生部が、
クロック信号を遅延させて遅延信号を出力するバッファと、
前記遅延信号を受けて所定パルス幅を有するワンショットパルス信号を出力する第1遅延部と、
前記ワンショットパルス信号を受けて前記遅延信号によってそれらワンショットパルス信号をラッチするラッチ部と、
該ラッチ部の各出力信号を否定論理積して低周波検出信号を出力する第1論理演算部と、
前記低周波検出信号を受けて反転された低周波検出信号を出力し、前記反転された低周波検出信号と前記ワンショットパルス信号とを否定論理積して第1ロッキング信号を出力する第2論理演算部と、
前記第1ロッキング信号を受けてそれぞれ順次遅延させる第2遅延部と、
前記反転された低周波検出信号と前記ワンショットパルス信号とをそれぞれ否定論理積して第2ロッキング信号を出力する第3論理演算部と、
前記第2ロッキング信号を受けて順次遅延させる第3遅延部と、
前記第2遅延部の出力信号及び第3遅延部の出力信号を受け、論理演算して前記負遅延信号を出力する第4論理演算部と、
を備えて構成されたことを特徴とする低周波検出回路。
IPC (2件):
G01R 31/28 ( 200 6.01)
, G11C 29/12 ( 200 6.01)
FI (3件):
G01R 31/28 V
, G01R 31/28 B
, G11C 29/00 671 Z
引用特許: