特許
J-GLOBAL ID:201103007114263018

コンピュータアーキテクチャエミュレーションシステム

発明者:
出願人/特許権者:
代理人 (5件): 石田 敬 ,  鶴田 準一 ,  土屋 繁 ,  西山 雅也 ,  樋口 外治
公報種別:特許公報
出願番号(国際出願番号):特願平11-299576
公開番号(公開出願番号):特開2000-132408
特許番号:特許第3553834号
出願日: 1999年10月21日
公開日(公表日): 2000年05月12日
請求項(抜粋):
【請求項1】変換先コンピュータアーキテクチャシステム上で変換元コンピュータアーキテクチャをエミュレートするコンピュータアーキテクチャエミュレーションシステムであって、変換元オブジェクトコードを対応する変換されたオブジェクトコードにそれぞれ変換し、該変換元オブジェクトコードのブランチ命令の実行回数を決定するインタプリタ手段と、対応するブランチ命令の実行回数が閾値を超えたときに該変換元オブジェクトコードの命令をセグメントにグループ化し、該セグメントを動的にコンパイルするコンパイラ手段と、を具備するコンピュータアーキテクチャエミュレーションシステム。
IPC (3件):
G06F 9/455 ,  G06F 9/45 ,  G06F 11/34
FI (4件):
G06F 9/44 310 A ,  G06F 11/34 S ,  G06F 9/44 320 C ,  G06F 9/44 322 F
引用特許:
審査官引用 (2件)

前のページに戻る