特許
J-GLOBAL ID:201103008350430754

簡易な明示的レート表示アルゴリズムの方法及び装置

発明者:
出願人/特許権者:
代理人 (5件): 丸山 敏之 ,  宮野 孝雄 ,  北住 公一 ,  長塚 俊也 ,  久徳 高寛
公報種別:特許公報
出願番号(国際出願番号):特願平11-220626
公開番号(公開出願番号):特開2000-069053
特許番号:特許第4368979号
出願日: 1999年08月04日
公開日(公表日): 2000年03月03日
請求項(抜粋):
【請求項1】 ネットワークのエンティティからのセルをスイッチする装置であって: ネットワークから全てのセルを受信する入力メカニズムであって、J個(Jは2以上の整数)の入力ポートメカニズムを含み、全ての入力ポートメカニズムは、一緒に、セルをある着信レートで受信する入力メカニズムと; セルの占有場所を有し、入力メカニズムに接続されたメモリメカニズムであって、全てのセルが装置に格納されるように、入力メカニズムが受信した全てのセルを格納するメモリメカニズムと; セルを装置からネットワークへ送信する出力メカニズムと; メモリメカニズム及び出力メカニズムに接続され、あるサービスレートでサービスをセルへ提供するサーバと; サーバ及びメモリメカニズムに接続され、セルによるメモリメカニズムの占有のファンクションとして、サービスをセルに提供するスケジューラであって、メモリメカニズムの占有を監視する監視メカニズムを含むスケジューラと; 全ての入力ポートメカニズムがセルを受信した時の着信レートを変更する変更メカニズムであって、各エンティティは最小のセルレートを有しており、サービスを要求するエンティティの各々に割り当てられるべき追加の帯域幅の公平なシェアを計算する、変更メカニズムと、 を具えている、セルスイッチング装置。
IPC (1件):
H04L 12/56 ( 200 6.01)
FI (2件):
H04L 12/56 F ,  H04L 12/56 200 Z
引用特許:
出願人引用 (3件) 審査官引用 (3件)
引用文献:
前のページに戻る