特許
J-GLOBAL ID:201103012046362731

電圧比較回路および半導体装置

発明者:
出願人/特許権者:
代理人 (5件): 青木 篤 ,  伊坪 公一 ,  樋口 外治 ,  榎原 正巳 ,  小林 龍
公報種別:公開公報
出願番号(国際出願番号):特願2009-228229
公開番号(公開出願番号):特開2011-077902
出願日: 2009年09月30日
公開日(公表日): 2011年04月14日
要約:
【課題】消費電力の増大や応答速度の低下をきたすことなく、閾値のばらつきを抑えて確実な動作を可能とする電圧比較回路の提供を図る。【解決手段】複数のトランジスタM1,M2,M11,M12,M21,M22を有する電圧比較回路であって、該複数のトランジスタの少なくとも1つの第1トランジスタM1(M2)は、制御端子と、該制御端子に供給される信号の電圧Vi+(Vi-)により接続が制御される第1および第2端子と、第1スイッチS2p(S2m)を介して所定の電位線PL2に接続されると共に、第1容量C1(C2)の一端が接続されたボディと、を有するように構成する。【選択図】図8
請求項(抜粋):
複数のトランジスタを有する電圧比較回路であって、 該複数のトランジスタの少なくとも1つの第1トランジスタは、 制御端子と、 該制御端子に供給される信号の電圧により接続が制御される第1および第2端子と、 第1スイッチを介して所定の電位線に接続されると共に、第1容量の一端が接続されたボディと、を有することを特徴とする電圧比較回路。
IPC (2件):
H03K 5/08 ,  H03K 3/356
FI (4件):
H03K5/08 E ,  H03K5/08 T ,  H03K5/08 R ,  H03K3/356 B
Fターム (12件):
5J034AB03 ,  5J034AB04 ,  5J034AB11 ,  5J034CB02 ,  5J039DA10 ,  5J039DB18 ,  5J039DC02 ,  5J039DC04 ,  5J039DD02 ,  5J039KK04 ,  5J039KK20 ,  5J039MM03
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る