特許
J-GLOBAL ID:201103038099796970

改良された周波数動作のための複数ステージ・パイプライン式データ・コアレッシング方法および装置

発明者:
出願人/特許権者:
代理人 (1件): 坂口 博 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-110107
公開番号(公開出願番号):特開2000-035917
特許番号:特許第3335321号
出願日: 1999年04月16日
公開日(公表日): 2000年02月02日
請求項(抜粋):
【請求項1】転送に関する第1トランザクションを受け取り、待ち行列内の第1待ち行列項目に前記第1トランザクションを置き、前記第1トランザクションが前記待ち行列内の最後の常駐トランザクションになるステップと、転送に関する第2トランザクションを受け取るステップと、前記第2トランザクションおよび前記最後の常駐トランザクションが、ギャザリング可能な組合せのサブセットに含まれるかどうかを判定するステップと、前記第2トランザクションおよび前記最後の常駐トランザクションが、ギャザリング可能な組合せの前記サブセットに含まれないと判定されることに応答して、前記第2トランザクションを第2待ち行列項目に置き、前記第2トランザクションが前記待ち行列内の前記最後の常駐トランザクションになるステップと、前記第1待ち行列項目および前記第2待ち行列項目が、ギャザリング可能な組合せの残りのサブセットを満足するトランザクションを含むかどうかを判定するステップとを含む、データ・トランザクションのコアレッシングをパイプライン化する方法。
IPC (3件):
G06F 12/08 503 ,  G06F 12/08 515 ,  G06F 12/04 520
FI (3件):
G06F 12/08 503 B ,  G06F 12/08 515 N ,  G06F 12/04 520 D
引用特許:
出願人引用 (12件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る