特許
J-GLOBAL ID:201103042378173904

位相調整回路及びこれを内蔵した半導体記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-203463
公開番号(公開出願番号):特開2001-035157
特許番号:特許第3362705号
出願日: 1999年07月16日
公開日(公表日): 2001年02月09日
請求項(抜粋):
【請求項1】 外部からの入力信号を入力し且つ電流源を備えた差動増幅器と、前記差動増幅器の出力信号を所定時間遅延させる手段と、前記入力信号と前記手段によって遅延された信号との位相のずれを比較する比較器と、前記比較器の結果に応じて複数ビットからなるコード信号を出力するコード信号生成回路と、前記コード信号を入力として前記電流源の制御信号を出力するD-A変換回路とを備えた位相調整回路において、前記D-A変換回路は、前記コード信号に応じてアナログ信号を出力する手段と、前記アナログ信号を入力とするカレントミラー回路であって入力側と出力側の間にスイッチ回路及び容量素子を設けたカレントミラー回路とを備え、第1のコード信号が第2のコード信号に変化した後の所定の期間は、前記カレントミラー回路は前記スイッチ回路をオフ状態とし前記容量素子に保持されている前記第1のコード信号に応じた第1のアナログ信号が前記出力側に供給され前記第1のアナログ信号に対応して第1の出力電流を出力し、前記所定の期間後は、前記第2のコード信号に応じて前記手段から出力された第2のアナログ信号に対応して第2の出力電流を出力することを特徴とする位相調整回路。
IPC (2件):
G11C 11/407 ,  H03L 7/00
FI (3件):
H03L 7/00 D ,  G11C 11/34 362 S ,  G11C 11/34 354 C
引用特許:
出願人引用 (2件)

前のページに戻る