特許
J-GLOBAL ID:201103057559433344

パルス幅変調回路

発明者:
出願人/特許権者:
代理人 (2件): 吉田 研二 ,  石田 純
公報種別:特許公報
出願番号(国際出願番号):特願2000-318869
公開番号(公開出願番号):特開2001-168691
特許番号:特許第4468564号
出願日: 2000年10月19日
公開日(公表日): 2001年06月22日
請求項(抜粋):
【請求項1】 システムクロックを受信してクロックサイクルの異なる複数のクロックを生成するクロック分割手段と、 前記複数のクロックをそれぞれが取得し、処理対象の信号に対する遅延処理を、前記複数のクロックに基づいてそれぞれが実行する複数の遅延ブロックと、 を備え、 各遅延ブロックは、 前記複数のクロックのうち対応づけられたクロックのサイクルと、信号を遅延させるか否かを示す遅延選択情報と、に応じてそれぞれが遅延処理を行う複数の選択的遅延手段を備え、 前記複数の選択的遅延手段は、 前記処理対象の信号が最前段に与えられ、前段が処理した信号が後段に与えられるよう縦続接続され、 各選択的遅延手段は、 信号を遅延させる遅延回路と、当該遅延回路に対し信号をバイパスさせるバイパス回路とを備え、 与えられた前記遅延選択情報が信号を遅延させる旨を示すときは、与えられた信号を遅延回路を通過させて出力し、与えられた前記遅延選択情報が信号を遅延させない旨を示すときは、与えられた信号を前記バイパス回路を通過させて出力し、 各遅延ブロックは、 縦続接続の最後段の選択的遅延手段が処理した信号を、前記処理対象の信号に対して遅延処理を施した信号として出力するパルス幅変調回路。
IPC (1件):
H03K 7/08 ( 200 6.01)
FI (1件):
H03K 7/08 A
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (6件)
全件表示

前のページに戻る