特許
J-GLOBAL ID:201103080969160320

位相ロックループのための位相検出器

発明者:
出願人/特許権者:
代理人 (1件): 伊東 忠彦
公報種別:特許公報
出願番号(国際出願番号):特願2001-520947
特許番号:特許第4642302号
出願日: 2000年08月18日
請求項(抜粋):
【請求項1】 デジタル入力信号の位相ロックループのための位相検出器であって、 当該位相検出器は、当該位相検出器に供給されるサンプリングされてデジタル化されたサンプル値と、1つ以上のサンプリングクロック周期により前記サンプル値を遅延する遅延ステージと、前記遅延されたサンプル値を遅延されていないサンプル値から減算して差分値を供給する減算ステージとを有し、 当該位相検出器は、複数の取り得る出力値のうちの1つを前記差分値のそれぞれに割当てる処理ステージと、前記処理ステージで割り当てられた値を合計し、その出力で位相誤差を出力するフィルタ又は制御ステージとを更に有し、 前記位相誤差であるデジタルの合計値は、正しい位相サンプリングが実行されたときにゼロに等しく、 差分値の範囲は、サブレンジのうちの1つにおける全ての差分値が、それぞれの差分値の符号に基づいて割当てられた同じ出力値を得るように、前記複数の取り得る出力値に対応する前記サブレンジの数に分割される、 ことを特徴とする位相検出器。
IPC (2件):
H03L 7/091 ( 200 6.01) ,  H03L 7/08 ( 200 6.01)
FI (2件):
H03L 7/08 C ,  H03L 7/08 M
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る