特許
J-GLOBAL ID:201103097624576230

耐高電圧および伸展性ドライバ回路

発明者:
出願人/特許権者:
代理人 (1件): 社本 一夫 (外5名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-146194
公開番号(公開出願番号):特開2000-138578
特許番号:特許第3478992号
出願日: 1999年05月26日
公開日(公表日): 2000年05月16日
請求項(抜粋):
【請求項1】デジタル入力(44)と出力ライン(30)との間をインターフェースする、高電圧耐性および伸展性ドライバ回路であって、DRIVE HIまたはDRIVE LOを取り得る入力デジタル信号を受け取るように接続され、入力電源(36)から所定電圧を受け取りスイッチング信号を生成する入力電源端子(38)を備える入力段(20)と、前記スイッチング信号を受け取るように接続され、前記入力信号に対応しかつ出力電源によってセットされるHI状態を有する出力信号を生成するように、前記入力電源電圧とは異なる出力電源(40)によって動作可能な出力段(24)と、前記出力信号を受け取るように接続された出力ライン(30)であって、前記出力電源とは異なる場合もあり得る他の信号を受け取り得る出力ラインと、を備え、前記出力段が、更に、前記出力電源から電圧を受け取る、前記入力電源端子と分離した出力電源端子(42)と、前記出力電源端子と前記出力ラインとの間に直列に接続されたそれぞれの電流回路と、印加される制御電圧に応答してそれぞれの電流回路をオンまたはオフに切り替えるそれぞれの制御端子を有する1対のスイッチ(T1A,T1B)と、DRIVE HI入力信号に応答して、前記スイッチの双方をオンに切り替える制御回路(T3,58,42,T4,T5,T6,T7,T8,60,62)と、を備え、前記入力段が、更に、TRISTATE入力信号を受け取るように接続されており、前記制御回路が該TRISTATE入力信号に応答して前記少なくとも1つのスイッチをオフに切り替え、前記スイッチが第1および第2のPMOSトランジスタから成り、そのソース-ドレイン回路の一方の端子が前記出力電源端子と前記出力ラインにそれぞれ接続されており、そのソース-ドレイン回路の他方の端子が互いに接続されており、前記制御回路が、更に、前記出力電源端子と接地との間、および前記出力ラインと接地との間にそれぞれ直列に接続されたそれぞれ1対のCMOSトランジスタ(T5,T6;T7,T8)であって、この前記第1および第2のCMOS対の各々のトランジスタ間に前記第1および第2のPMOSトランジスタの制御端子がそれぞれ接続されて、前記DRIVE LOまたはTRISTATE入力信号に応答して、前記第1および第2のPMOSトランジスタの前記制御端子をそれぞれ前記出力電源端子および前記出力端子における電圧に接続し、DRIVE HI入力信号に応答して前記第1および第2のPMOSトランジスタの前記制御端子を接地に接続する第1(T5,T6)および第2(T7,T8)の制御端子駆動回路を備え、ることを特徴とする該ドライバ回路。
IPC (2件):
H03K 19/0175 ,  H03K 17/10
FI (2件):
H03K 17/10 ,  H03K 19/00 101 F
引用特許:
審査官引用 (2件)
  • 過電圧保護
    公報種別:公表公報   出願番号:特願平7-501805   出願人:ナショナル・セミコンダクター・コーポレイション
  • フローティングウェルCMOS出力ドライバ
    公報種別:公開公報   出願番号:特願平4-165651   出願人:ディジタルイクイプメントコーポレイション

前のページに戻る