特許
J-GLOBAL ID:201103098088490219

仮想マシン

発明者:
出願人/特許権者:
代理人 (1件): 高橋 詔男 (外3名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-033487
公開番号(公開出願番号):特開2000-231495
特許番号:特許第3324542号
出願日: 1999年02月10日
公開日(公表日): 2000年08月22日
請求項(抜粋):
【請求項1】 命令レベルプロッセッサの動作をソフトウェアにより模擬する仮想マシンにおいて、タグデータと解釈データとを格納する複数のエントリから構成される第2のメモリと、複数の命令が記憶されている第1のメモリから読み出しを行う命令がすでに命令レベルプロッセッサにおいて実行可能な解釈データへ解釈されたか否かの検出を第2のメモリにおいて行う検出部と、第1のメモリから読み出された前記命令を解釈し、解釈結果の前記解釈データを第2のメモリへ書き込む命令解釈部と、前記命令が解釈された前記解釈データを実行する実行部とを具備し、前記実行部が、前記命令のアドレスから算出されるエントリ番号と前記タグデータとに基づき、前記第2のメモリから前記解釈データを読み出すことを特徴とする仮想マシン。
IPC (2件):
G06F 9/455 ,  G06F 9/30 370
FI (2件):
G06F 9/30 370 ,  G06F 9/44 310 A
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る