特許
J-GLOBAL ID:201103098987591319

クロック信号遅延装置

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:特許公報
出願番号(国際出願番号):特願平11-005028
公開番号(公開出願番号):特開平11-306759
特許番号:特許第4223119号
出願日: 1999年01月12日
公開日(公表日): 1999年11月05日
請求項(抜粋):
【請求項1】外部から入力されるクロック信号(eCLK)の入力時に自然発生する遅延時間(d1)及び出力バッファの駆動時に自然発生する遅延時間(d2)だけ(d1+d2)遅延させる遅延部と、 前記遅延部から出力されるクロック信号を入力して上昇エッジに同期して矩形波パルスを発生するパルス発生部と、 複数の単位遅延素子がリング状に構成されて前記パルス発生部から発生されたパルス信号を回転させるとともに、チップ内部に入力されたクロック信号(rCLK)に同期して前記パルス信号が最後に回転したときのパルスが停止した単位遅延素子の信号をラッチして出力するリング遅延部と、 前記チップ内部に入力されたクロック信号(rCLK)を前記リング遅延部の回転数に対応して粗く遅延させる第1クロック信号遅延部と、 前記第1クロック信号遅延部から出力されたクロック信号を、前記リング遅延部のラッチされて出力された信号に基づいて微細に遅延させて出力する第2クロック信号遅延部と、 前記チップ内部に入力されたクロック信号(rCLK)により前記リング遅延部及び第1、第2クロック信号遅延部をリセットさせるリセット信号発生部と を備えることを特徴とするクロック信号遅延装置。
IPC (4件):
G11C 11/4076 ( 200 6.01) ,  G11C 11/407 ( 200 6.01) ,  G06F 1/10 ( 200 6.01) ,  H03K 5/135 ( 200 6.01)
FI (4件):
G11C 11/34 354 C ,  G11C 11/34 362 S ,  G06F 1/04 330 A ,  H03K 5/135
引用特許:
出願人引用 (3件)

前のページに戻る