特許
J-GLOBAL ID:201203055335837746

PCIExpressでのIDベースストリームを可能にする方法及び装置

発明者:
出願人/特許権者:
代理人 (1件): 龍華国際特許業務法人
公報種別:公表公報
出願番号(国際出願番号):特願2012-510805
公開番号(公開出願番号):特表2012-527036
出願日: 2010年03月10日
公開日(公表日): 2012年11月01日
要約:
Peripheral Component Interconnect Express(PCIe)上でIDベースのストリームを可能とする方法及び装置を開示する。装置は、シリアルポイント・ツー・ポイント接続ポートで送信されるパケットの順序を付けるメモリ順序付けロジックであって、第1パケットの後に到着した第2パケットを使用して、第2パケットが、第2パケットが順序に依存しないことを示す属性フラグ及び第1パケットに含まれるIDとは異なるIDを含む場合に、ストールした第1パケットをバイパスするメモリ順序付けロジックを備える。【選択図】図1
請求項(抜粋):
シリアルポイント・ツー・ポイント接続ポートで送信されるパケットの順序を付けるメモリ順序付けロジックであって、 第1パケットの後に到着した第2パケットを使用して、前記第2パケットが、前記第2パケットが順序に依存しないことを示すべく設定される属性フラグ及び前記第1パケットに含まれるIDとは異なるIDを含む場合に、ストールした前記第1パケットをバイパスする前記メモリ順序付けロジックを備える装置。
IPC (1件):
G06F 13/38
FI (1件):
G06F13/38 350
Fターム (2件):
5B077FF13 ,  5B077NN02
引用特許:
審査官引用 (2件)
  • 高速メモリモジュール
    公報種別:公表公報   出願番号:特願2007-516849   出願人:インテル・コーポレーション
  • 記憶制御装置
    公報種別:公開公報   出願番号:特願平5-003882   出願人:株式会社日立製作所
引用文献:
審査官引用 (1件)
  • PCI EXPRESS SYSTEM ARCHITECTURE, 200309, P315-328

前のページに戻る