特許
J-GLOBAL ID:201303093101325535

加算器

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2012-111823
公開番号(公開出願番号):特開2013-008352
出願日: 2012年05月15日
公開日(公表日): 2013年01月10日
要約:
【課題】新たなロジックインメモリ構造を提供する。また、より消費電力の低い信号処理回路を提供する。また、より消費電力の低い電子機器を提供する。【解決手段】オフ電流の低いトランジスタを用いて記憶素子を構成することで、記憶機能と演算機能を組み合わせた回路を提供する。オフ電流の低いトランジスタを用いることで、オフ電流の低いトランジスタのソースまたはドレインの一方と、他のトランジスタのゲートとの間などに電荷を保持することができる。そのため、オフ電流の低いトランジスタのソース又はドレインの一方と、他のトランジスタのゲートと、の間のノード等を記憶素子として用いることができる。また、加算器の動作に伴うリーク電流を著しく低減することができる。これにより、消費電力の低い信号処理回路を構築することが可能である。【選択図】図1
請求項(抜粋):
第1の信号が入力される接続制御部と、 前記接続制御部を有し、第2の信号が入力され、前記第1の信号と前記第2の信号を演算処理し第3の信号を出力する演算部と、を有し、 前記接続制御部は、 第1のトランジスタと、 オフ電流の低いトランジスタであり、ソースまたはドレインの一方が前記第1のトランジスタのゲートに電気的に接続され、ソースまたはドレインの他方が前記第1の信号の入力端子に電気的に接続された第2のトランジスタと、を有し、 前記第1のトランジスタは、前記第3の信号として第1の電位または第2の電位のいずれを出力するかを制御し、 前記第2のトランジスタは、前記第1の信号を前記第1のトランジスタのゲートに保持する加算器。
IPC (6件):
G06F 7/501 ,  H03K 19/094 ,  H03K 3/356 ,  H01L 21/822 ,  H01L 27/04 ,  H01L 29/786
FI (5件):
G06F7/501 ,  H03K19/094 A ,  H03K3/356 B ,  H01L27/04 F ,  H01L29/78 613B
Fターム (81件):
5F038DF01 ,  5F038DF05 ,  5F038DF08 ,  5F038EZ02 ,  5F038EZ06 ,  5F038EZ15 ,  5F038EZ17 ,  5F038EZ20 ,  5F110AA01 ,  5F110AA06 ,  5F110BB03 ,  5F110CC01 ,  5F110CC02 ,  5F110CC05 ,  5F110CC06 ,  5F110DD01 ,  5F110DD02 ,  5F110DD12 ,  5F110DD13 ,  5F110DD14 ,  5F110DD15 ,  5F110DD17 ,  5F110DD21 ,  5F110DD24 ,  5F110EE01 ,  5F110EE02 ,  5F110EE03 ,  5F110EE04 ,  5F110EE06 ,  5F110EE14 ,  5F110EE32 ,  5F110FF02 ,  5F110FF03 ,  5F110FF04 ,  5F110FF09 ,  5F110FF27 ,  5F110FF28 ,  5F110GG01 ,  5F110GG12 ,  5F110GG13 ,  5F110GG15 ,  5F110GG22 ,  5F110GG25 ,  5F110GG28 ,  5F110GG29 ,  5F110GG33 ,  5F110GG34 ,  5F110GG42 ,  5F110GG43 ,  5F110HJ01 ,  5F110HJ12 ,  5F110HJ13 ,  5F110HJ22 ,  5F110HK32 ,  5F110HK33 ,  5F110HL14 ,  5F110HL22 ,  5F110HL23 ,  5F110HM02 ,  5F110NN02 ,  5F110NN03 ,  5F110NN22 ,  5F110NN23 ,  5F110NN24 ,  5F110NN33 ,  5F110NN34 ,  5F110NN35 ,  5F110PP02 ,  5F110PP10 ,  5F110PP13 ,  5F110QQ11 ,  5F110QQ19 ,  5J034AB03 ,  5J034AB05 ,  5J034CB02 ,  5J056AA03 ,  5J056BB17 ,  5J056CC14 ,  5J056DD13 ,  5J056DD39 ,  5J056KK02
引用特許:
出願人引用 (3件)
  • 論理回路
    公報種別:公開公報   出願番号:特願2008-255606   出願人:株式会社東芝
  • 特開昭62-274773
  • データ処理装置
    公報種別:公開公報   出願番号:特願平10-298643   出願人:エイアールエムリミテッド

前のページに戻る