特許
J-GLOBAL ID:201403078917397974

遊技機

発明者:
出願人/特許権者:
代理人 (7件): 重信 和男 ,  清水 英雄 ,  高木 祐一 ,  溝渕 良一 ,  小椋 正幸 ,  秋庭 英樹 ,  堅田 多恵子
公報種別:公開公報
出願番号(国際出願番号):特願2014-096950
公開番号(公開出願番号):特開2014-208100
出願日: 2014年05月08日
公開日(公表日): 2014年11月06日
要約:
【課題】本来の抽選契機とは異なるタイミングで抽出された数値を用いて抽選が行われてしまうことを防止できる遊技機を提供すること。【解決手段】メイン制御部41は、乱数値レジスタに数値データが格納されると、読み出されるまで新たな数値データの取込を禁止するとともに、一定時間間隔毎に、乱数値レジスタに数値データがラッチされているか否かを確認し、乱数値レジスタに数値データがラッチされている場合には、乱数値レジスタの数値データを読み出すことで新たな数値データの取込が可能な状態とし、乱数値格納ワークの数値データを乱数値レジスタから読み出した数値データに更新し、内部抽選では乱数値格納ワークの数値データを用いる。また、メイン制御部41は、設定変更に伴いRAM507を初期化する際に、非初期化領域に割り当てられたコマンドバッファ、設定値ワーク、セキュリティワークに格納されているデータを初期化することなく保持する。【選択図】図47
請求項(抜粋):
所定の遊技を行うことが可能な遊技機であって、 遊技制御処理プログラムに基づき遊技機における遊技制御を実行する制御用CPUが内蔵された遊技制御用マイクロコンピュータと、 前記遊技制御用マイクロコンピュータに内蔵又は外付けされ、乱数値となる数値データを生成する乱数回路と、 電力供給が停止しても格納されているデータが保持されるバックアップ領域を有するデータ記憶手段と、 を備え、 前記乱数回路は、 数値データを予め定められた手順により更新して出力する数値更新手段と、 前記数値更新手段から出力された数値データを乱数値として取り込んで格納する第1の乱数値格納手段と、 を含み、 前記遊技制御用マイクロコンピュータは、 前記乱数値格納手段に格納されている数値データを読み出し、該読み出した数値データを前記バックアップ領域に設けられた乱数値格納領域に格納する第2の乱数値格納手段と、 前記乱数回路によって生成され前記乱数値格納領域に格納された乱数値に基づいて、前記制御用CPUにより所定の決定を行う制御決定手段と、 所定信号の入力に基づいて前記数値更新手段から出力された数値データが前記乱数値格納手段に格納されたときにオン状態にされて新たな数値データの格納を制限する一方、前記乱数値格納手段に格納された数値データが乱数値の読出タイミングにて前記制御用CPUにより読み出されたときにオフ状態にされて新たな数値データの格納を許可する所定のフラグと、 前記制御用CPUによる遊技制御が開始されるときに、前記所定のフラグをオフ状態にする制御開始時処理手段と、 を含む ことを特徴とする遊技機。
IPC (1件):
A63F 5/04
FI (1件):
A63F5/04 512Z
Fターム (73件):
2C082AA02 ,  2C082AB03 ,  2C082AB12 ,  2C082AB16 ,  2C082AB25 ,  2C082AB29 ,  2C082AC14 ,  2C082AC23 ,  2C082AC32 ,  2C082AC38 ,  2C082AC52 ,  2C082AC64 ,  2C082AC65 ,  2C082AC77 ,  2C082AC82 ,  2C082BA02 ,  2C082BA22 ,  2C082BA32 ,  2C082BA35 ,  2C082BA38 ,  2C082BB02 ,  2C082BB03 ,  2C082BB13 ,  2C082BB14 ,  2C082BB16 ,  2C082BB33 ,  2C082BB46 ,  2C082BB74 ,  2C082BB78 ,  2C082BB83 ,  2C082BB84 ,  2C082BB93 ,  2C082BB94 ,  2C082BB96 ,  2C082CA02 ,  2C082CA23 ,  2C082CA24 ,  2C082CB04 ,  2C082CB23 ,  2C082CB28 ,  2C082CB33 ,  2C082CB42 ,  2C082CB44 ,  2C082CB49 ,  2C082CC01 ,  2C082CC12 ,  2C082CC24 ,  2C082CC27 ,  2C082CC51 ,  2C082CD03 ,  2C082CD12 ,  2C082CD16 ,  2C082CD17 ,  2C082CD23 ,  2C082CD32 ,  2C082CD47 ,  2C082CD48 ,  2C082CD49 ,  2C082CE12 ,  2C082CE16 ,  2C082CE23 ,  2C082DA52 ,  2C082DA54 ,  2C082DA58 ,  2C082DA63 ,  2C082DB05 ,  2C082DB09 ,  2C082DB15 ,  2C082DB17 ,  2C082DB22 ,  2C082DB23 ,  2C082EA04 ,  2C082EA13
引用特許:
審査官引用 (10件)
  • 遊技機
    公報種別:公開公報   出願番号:特願2008-167653   出願人:株式会社三共
  • 乱数発生装置
    公報種別:公開公報   出願番号:特願2001-074692   出願人:株式会社エルイーテック
  • 特許第5160473号
全件表示

前のページに戻る