研究者
J-GLOBAL ID:201501079171981949   更新日: 2024年05月23日

飯塚 哲也

イイヅカ テツヤ | Iizuka Tetsuya
研究分野 (3件): 電子デバイス、電子機器 ,  情報ネットワーク ,  計算機システム
研究キーワード (7件): ミリ波集積回路設計 ,  有線通信 ,  信頼性・安全性 ,  アナログ-デジタル変換器 ,  時間-デジタル変換器 ,  データ変換器 ,  集積回路
競争的資金等の研究課題 (5件):
  • 2021 - 2024 大規模AIシステムを想定した誘電体導波路によるチップ間通信技術基盤の確立
  • 2017 - 2020 高速・高信頼性を両立する誘電体製導波路を用いた有線通信システムに関する研究
  • 2014 - 2015 飛行時間型計測機器に向けた高精度・広レンジを両立する時間-デジタル変換回路の研究
  • 2012 - 2014 微細トランジスタの経年劣化効果を有効活用したPUFによるチップID識別システム
  • 2004 - 2006 半導体集積回路のトランジスタレベルの回路最適化技術に関する研究
論文 (141件):
  • Haoming Zhang, Shuowei Li, Tetsuya Iizuka. A Single Ring-Oscillator-Based Test Structure for Timing Characterization of Dynamic Circuit. IEEE Trans. Very Large Scale Integr. Syst. 2024. 32. 5. 938-951
  • Masaru Osada, Zule Xu, Zunsong Yang, Tetsuya Iizuka. A Fractional-N Ring PLL Using Harmonic-Mixer-Based Dual Feedback and Split-Feedback Frequency Division With Phase-Domain Filtering. IEEE Journal of Solid-State Circuits. 2024
  • Hongyu Ren, Zunsong Yang, Yunbo Huang, Chaoping Feng, Tianle Chen, Xinming Zhang, Xianghe Meng, Weiwei Yan, Weidong Zhang, Tetsuya Iizuka, et al. A 6-GHz 78-fs<inline-formula> <tex-math notation="LaTeX">$_{\mathrm{RMS } }$</tex-math> </inline-formula> Double-Sampling PLL With Low-Ripple Bootstrapped DSPD and Retimer-Less MMD Achieving <inline-formula> <tex-math notation="LaTeX">$-$</tex-math> </inline-formula>92-dBc Reference Spur and <inline-formula> <tex-math notation="LaTeX">$-$</tex-math> </inline-formula>258-dB FOM. IEEE Microwave and Wireless Technology Letters. 2024
  • Tetsuya Iizuka, Haochen Yuan, Yoshio Mita, Akio Higo, Shun Yasunaga, Motohiko Ezawa. Experimental demonstration of position-controllable topological interface states in high-frequency Kitaev topological integrated circuits. Communications Physics. 2023. 6. 1
  • Chuanlai Zang, Kaijie Ma, Yasuo Yano, Shuowei Li, Hiroyasu Yamahara, Munetoshi Seki, Tetsuya Iizuka, Hitoshi Tabata. SnO2-CuO Heterostructured Nanofibers for Enhanced NH3-Gas-Sensing Performance and Potential Application in Breath Analysis. IEEE Sensors Journal. 2023. 23. 16. 17925-17931
もっと見る
MISC (60件):
もっと見る
特許 (14件):
書籍 (3件):
  • VLSI-SoC: Design and Engineering of Electronics Systems Based on New Computing Paradigms
    Springer 2019
  • Digitally-Assisted Analog and Analog-Assisted Digital IC Design
    Cambridge University Press 2015 ISBN:9781107096103
  • アナログRF CMOS集積回路設計 応用編
    培風館 2011 ISBN:4563067679
講演・口頭発表等 (12件):
  • Standard-Cell-Based Analog Building Blocks for Synthesizable Design
    (4th UTokyo-NTU Joint Conference 2019 2019)
  • Time-Domain Approach for Analog Circuit Designs
    (APSCIT 2019 International Conference for Leading and Young Computer Scientists (IC-LYCS) 2019)
  • Time-Domain Approach for Analog Circuits: Fine-Resolution TDC and Quick-Start CDR Circuits
    (IEEE International Conference on Advanced Technologies for Communications (ATC) 2018)
  • Time-Domain Circuit Designs
    (JICA-MJEED Invited Talk, National University of Mongolia 2016)
  • Sampling Circuits: Unified treatment of S/H, mixer and sampling oscilloscope font-ends
    (JICA-MJEED Invited Talk, National University of Mongolia 2016)
もっと見る
経歴 (8件):
  • 2019/10 - 現在 東京大学大学院工学系研究科 システムデザイン研究センター 准教授
  • 2015/04 - 2019/09 東京大学 大規模集積システム設計教育研究センター 准教授
  • 2013/04 - 2015/03 カリフォルニア大学ロサンゼルス校 Dept. of Electrical Engineering 客員研究員
  • 2011/04 - 2015/03 東京大学 大学院 工学系研究科電気系工学専攻 講師
  • 2011/02 - 2011/03 東京大学 大学院 工学系研究科電気系工学専攻 助教
全件表示
委員歴 (22件):
  • 2022 - 現在 IEEE VLSI Symposium on Circuits, Technical Program Committee Member
  • 2020 - 現在 IEEE Asian Solid-State Circuits Conference Wireline Subcommittee Technical Program Committee Member
  • 2016/04 - 現在 日本学術振興会シリコン超集積システム第165委員会 幹事
  • 2016 - 現在 The 165th Committee on Ultra Integrated Silicon Systems, University-Industry Cooperative Research Committees, JSPS Committee Member
  • 2018 - 2019 IFIP/IEEE International Conference on Very Large Scale Integration TPC Track Chair
全件表示
受賞 (21件):
  • 2024/05 - 電子情報通信学会 LSIとシステムのワークショップ2024 IEEE SSCS Japan Chapter Academic Research Award 深宇宙探査機搭載ワンチップトランスポンダの実現に向けたX帯CMOS送信機フロントエンドの設計
  • 2024/03 - IEEE Solid-State Circuits Society Outstanding Reviewer Reward
  • 2022/05 - 電子情報通信学会 LSIとシステムのワークショップ2022 IEEE SSCS Kansai Chapter Academic Research Award 伝送線路によるステージ間整合を応用したSiGe 130nmプロセスによる150GHz発振器の設計
  • 2019/04 - (公財)船井情報科学振興財団 第18回船井学術賞 時間領域信号処理による高精度・高効率集積回路設計技術に関する研究
  • 2019/03 - 電子情報通信学会 2018年度エレクトロニクスソサイエティ活動功労表彰
全件表示
所属学会 (2件):
電子情報通信学会 ,  IEEE
※ J-GLOBALの研究者情報は、researchmapの登録情報に基づき表示しています。 登録・更新については、こちらをご覧ください。

前のページに戻る