特許
J-GLOBAL ID:201503041402232740
エラーコード化スキームと変調スキームを組合せるための装置及び方法
発明者:
出願人/特許権者:
代理人 (2件):
大菅 義之
, 野村 泰久
公報種別:公表公報
出願番号(国際出願番号):特願2014-560983
公開番号(公開出願番号):特表2015-513866
出願日: 2013年03月01日
公開日(公表日): 2015年05月14日
要約:
エラーコード化スキームと変調スキームを組合せるための方法及び装置が本明細書で述べられる。1つ又は複数の方法は、線形エラー訂正コードを使用してデータを符号化すること、符号化されたデータを変調すること、変調されたデータをメモリに書込むこと、及び、ビタビアルゴリズム及び線形エラー訂正コードデコーダを使用して、書込まれたデータを復号化することを含む。【選択図】図2
請求項(抜粋):
メモリを動作させる方法であって、
線形エラー訂正コードを使用してデータを符号化すること、
前記符号化されたデータを変調すること、
前記変調されたデータをメモリに書込むこと、及び、
ビタビアルゴリズム及び線形エラー訂正コードデコーダを使用して、前記書込まれたデータを復号化すること
を含む方法。
IPC (3件):
H03M 13/19
, H03M 13/41
, G06F 12/16
FI (3件):
H03M13/19
, H03M13/41
, G06F12/16 320G
Fターム (11件):
5B018GA02
, 5B018HA14
, 5B018MA22
, 5B018NA01
, 5B018NA06
, 5B018QA16
, 5B018RA02
, 5J065AD07
, 5J065AD10
, 5J065AG05
, 5J065AH23
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (6件)
全件表示
引用文献:
前のページに戻る