特許
J-GLOBAL ID:201503063332806208

制御装置及び画像形成装置

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人太陽国際特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2013-154967
公開番号(公開出願番号):特開2015-026216
出願日: 2013年07月25日
公開日(公表日): 2015年02月05日
要約:
【課題】中央処理装置から書き込まれたデータが、第2記憶部の更新を待たずに中央処理装置により読み出される制御装置及び画像形成装置を提供する。【解決手段】第1記憶部及び読出送信手段を備えた機器制御部と、中央処理装置、保持手段、第2記憶部及び書込手段を備えた主制御部と、主制御部と機器制御部とを接続するシリアルバスと、を有し、読出送信手段及び書込手段は、予め定めた周期で、第1記憶部に記憶されたデータが第2記憶部に送信されて第2記憶部のデータが更新されるように動作すると共に、中央処理装置の書込命令に応じて制御データの書込みを第1記憶部及び第2記憶部の双方に対して行う場合は、第2記憶部の更新状況に応じて当該制御データを第2記憶部に直接書込むか又は保持手段に保持して、第2記憶部に直接書込まれた制御データが送信により更新されないように動作する、制御装置とする。【選択図】図7
請求項(抜粋):
少なくとも1つの機器が接続され、前記機器の駆動を制御する制御データ及び前記機器の状態を示す状態データの各々が記憶される第1記憶部、及び前記第1記憶部に記憶された制御データ及び状態データを読出して送信する読出送信手段を備えた機器制御部と、 中央処理装置、中央処理装置から書込まれた前記制御データを一時的に保持する保持手段、第2記憶部、及び前記機器制御部から送信された制御データ及び状態データを前記第2記憶部に書込む書込手段を備えた主制御部と、 前記主制御部と前記機器制御部とを接続する全二重方式のシリアルバスと、 を有し、 前記読出送信手段及び前記書込手段は、 前記中央処理装置の動作の基準となるシステムタイマのカウント周期以下の周期で、前記第1記憶部に記憶された制御データ及び状態データが読出されて送信され前記第2記憶部に書込まれて、前記第2記憶部の制御データ及び状態データが更新されるように動作すると共に、 前記中央処理装置の書込命令に応じて制御データの書込みを前記第1記憶部及び前記第2記憶部の双方に対して行う書込処理の場合は、前記第2記憶部の更新状況に応じて当該制御データを前記第2記憶部に直接書込むか又は前記保持手段に保持して、前記第2記憶部に直接書込まれた制御データが送信により更新されないように動作する、 制御装置。
IPC (3件):
G06F 13/10 ,  B41J 29/38 ,  G06F 13/38
FI (3件):
G06F13/10 310A ,  B41J29/38 Z ,  G06F13/38 340D
Fターム (4件):
2C061AQ05 ,  2C061AQ06 ,  2C061HN15 ,  5B077NN02
引用特許:
審査官引用 (3件)
引用文献:
前のページに戻る