特許
J-GLOBAL ID:201603020068932256

レイアウトモデル作成装置

発明者:
出願人/特許権者:
代理人 (1件): 伊東 忠重
公報種別:特許公報
出願番号(国際出願番号):特願2012-180250
公開番号(公開出願番号):特開2014-038471
特許番号:特許第5954041号
出願日: 2012年08月15日
公開日(公表日): 2014年02月27日
請求項(抜粋):
【請求項1】 選択された対象モジュールのネットリストと、タイミング制約データと、セルのライブラリとを記憶する記憶部と、 前記ネットリストと前記タイミング制約データとに基づいて、前記対象モジュールの各ポートと該ポートに対応するI/Fレジスタとの間の遅延を、該遅延分のバッファでモデル化して、前記ネットリストの外部I/F部を置換える遅延モデル作成部と、 前記ライブラリから得られるセルのリストに基づいて、前記対象モジュールの前記ネットリスト内の前記I/Fレジスタ間のセルを同じピン構成の特定のセルに置換えた配線モデルを作成して、前記ネットリストの該前記I/Fレジスタ間を変更する配線モデル作成部と、 を有するレイアウトモデル作成装置。
IPC (2件):
G06F 17/50 ( 200 6.01) ,  H01L 21/82 ( 200 6.01)
FI (2件):
G06F 17/50 656 Z ,  H01L 21/82 T
引用特許:
出願人引用 (5件)
全件表示

前のページに戻る