特許
J-GLOBAL ID:201703005975194221
メモリシステム
発明者:
出願人/特許権者:
代理人 (4件):
勝沼 宏仁
, 関根 毅
, 鈴木 順生
, 川崎 康
公報種別:公開公報
出願番号(国際出願番号):特願2015-058740
公開番号(公開出願番号):特開2016-177687
出願日: 2015年03月20日
公開日(公表日): 2016年10月06日
要約:
【課題】プロセッサの処理性能を向上可能なメモリシステムを提供する。【解決手段】メモリシステム1は、メインメモリ4より高速アクセスが可能な第1キャッシュメモリとして使用可能な不揮発メモリ10と、プロセッサ3が発行する仮想アドレスから物理アドレスへのアドレス変換情報を格納する第1トランスレーション・ルックアサイド・バッファ7と、電源遮断時に、第1トランスレーション・ルックアサイド・バッファ内のアドレス変換情報を不揮発メモリに記憶させる第1コントローラ11と、を備える。【選択図】図1
請求項(抜粋):
メインメモリより高速アクセスが可能な第1キャッシュメモリとして使用可能な不揮発メモリと、
プロセッサが発行する仮想アドレスから物理アドレスへのアドレス変換情報を格納する第1トランスレーション・ルックアサイド・バッファと、
電源遮断時に、前記第1トランスレーション・ルックアサイド・バッファ内の前記アドレス変換情報を前記不揮発メモリに記憶させる第1コントローラと、を備えるメモリシステム。
IPC (2件):
FI (3件):
G06F12/10 501Z
, G06F12/08 579
, G06F12/08 511E
Fターム (6件):
5B005MM01
, 5B005MM51
, 5B005RR04
, 5B005TT02
, 5B005UU32
, 5B005WW16
引用特許: