特許
J-GLOBAL ID:201703011668888291
電子制御装置
発明者:
出願人/特許権者:
代理人 (3件):
鎌田 徹
, 津田 拓真
, 伊藤 健太郎
公報種別:公開公報
出願番号(国際出願番号):特願2015-085637
公開番号(公開出願番号):特開2016-206817
出願日: 2015年04月20日
公開日(公表日): 2016年12月08日
要約:
【課題】マルチコアマイコンの処理速度を向上できる電子制御装置を提供する。【解決手段】電子制御装置101は、複数のコア103で所定の複数のタスク108を並行して実行するマルチコアマイコン102を備え、同一のコア103bで実行するよう設定される複数のタスクのうちの第一のタスク108cが、同一のコア103b以外の他のコア103aで実行される第二のタスク108bの完了まで実行を待機する必要があるとき、同一コア内の第一のタスク108cを除く第三のタスク108dの優先順位に対して、第一のタスク108cの優先順位を相対的に低くする。【選択図】図1
請求項(抜粋):
複数のコア(103)で所定の複数のタスク(108,208)を並行して実行するマルチコアマイコン(102)を備え、
前記所定の複数のタスクのそれぞれは、前記複数のコアのうち特定の1つのコアで実行するよう個別に設定されると共に、前記マルチコアマイコン内における実行の順序を設定されており、
同一の前記コアで実行するよう設定される複数のタスクのそれぞれは、前記同一のコア内における前記実行の順序を規定するための優先順位を設定され、
前記複数のタスク(108c,108d,208c〜208e)のうちの第一のタスク(108c,208c)が、前記同一のコア(103b)以外の他の前記コア(103a)で実行される第二のタスク(108b,208b)の完了まで実行を待機する必要があるとき、前記複数のタスクのうち前記第一のタスクを除く第三のタスク(108d,208e)の前記優先順位に対して、前記第一のタスクの前記優先順位を相対的に低くする
ことを特徴とする電子制御装置(101)。
IPC (1件):
FI (1件):
引用特許:
引用文献:
前のページに戻る