特許
J-GLOBAL ID:201703013284612364

HVDCシステムにおける制御装置及びその動作方法

発明者:
出願人/特許権者:
代理人 (6件): 青木 篤 ,  鶴田 準一 ,  南山 知広 ,  河合 章 ,  中村 健一 ,  黒田 裕也
公報種別:特許公報
出願番号(国際出願番号):特願2016-092497
公開番号(公開出願番号):特開2017-135963
特許番号:特許第6189996号
出願日: 2016年05月02日
公開日(公表日): 2017年08月03日
請求項(抜粋):
【請求項1】 HVDCシステムにおける制御装置において、 前記HVDCシステムに含まれる構成機器と通信を行う通信部と、 前記構成機器から前記構成機器の可用状態に対するデータを受信するように前記通信部を制御し、前記構成機器の可用状態に対するデータに基づいて、前記HVDCシステムの運転可能時間に対する前記HVDCシステムの実際運転時間の比率と定義される前記HVDCシステムの可用率を計算する制御部と、を含み、 前記制御部は、前記HVDCシステムの可用率が目標値より低い場合、前記HVDCシステムが運転されない計画停止時間に前記構成機器を点検する、HVDCシステムにおける制御装置。
IPC (6件):
H02J 3/36 ( 200 6.01) ,  H02J 3/01 ( 200 6.01) ,  H02J 3/18 ( 200 6.01) ,  H02J 13/00 ( 200 6.01) ,  H02M 7/48 ( 200 7.01) ,  H02J 1/00 ( 200 6.01)
FI (6件):
H02J 3/36 ,  H02J 3/01 ,  H02J 3/18 142 ,  H02J 13/00 301 A ,  H02M 7/48 R ,  H02J 1/00 301 Z
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る