特許
J-GLOBAL ID:201703016183554010

半導体装置及び半導体装置の動作方法

発明者:
出願人/特許権者:
代理人 (1件): 工藤 実
公報種別:特許公報
出願番号(国際出願番号):特願2013-114404
公開番号(公開出願番号):特開2014-236225
特許番号:特許第6085523号
出願日: 2013年05月30日
公開日(公表日): 2014年12月15日
請求項(抜粋):
【請求項1】 アナログ-デジタル変換回路を具備し、 前記アナログ-デジタル変換回路は、 直列接続されたn個(nは2以上の自然数)の遅延セルを備え、基準クロック信号を入力とし、アナログ入力信号を各段の遅延セルの電源電圧とする遅延セルアレイと、 前記遅延セルアレイの各段の遅延セルの出力信号をエンコードして、デジタル出力信号として出力するエンコーダと を具備し、 前記n個の遅延セルは、遅延セルごとに重み付けされた遅延量を有し、 前記エンコーダは、前記遅延セルアレイの各段の遅延セルの出力信号を、遅延セルの段数に対応した重み付けによりエンコードする 半導体装置。
IPC (1件):
H03M 1/50 ( 200 6.01)
FI (1件):
H03M 1/50
引用特許:
出願人引用 (8件)
全件表示

前のページに戻る