特許
J-GLOBAL ID:201703016944564243

高周波回路基板

発明者:
出願人/特許権者:
代理人 (2件): 江村 美彦 ,  大久保 恵
公報種別:公開公報
出願番号(国際出願番号):特願2016-069692
公開番号(公開出願番号):特開2017-184057
出願日: 2016年03月30日
公開日(公表日): 2017年10月05日
要約:
【課題】信号の反射を防ぐとともに、信号の損失を防ぐこと。【解決手段】複数の誘電体層21〜23と、複数の導体層11〜14とが交互に積層されて構成される高周波回路基板1において、複数の誘電体層21〜23は、少なくとも一部の層が他の層とは異なる誘電率を有し、少なくとも1の導体層は回路パターン(線路111、部品ランド112、スタブ113)を有し、当該回路パターンが形成された導体層と、最下層または最上層の導体層11,14との間に配置される1または複数の導体層12,13のうち、少なくとも回路パターンを有する導体層11に隣接する導体層12は、回路パターンのうちの所定の回路パターンに対応する領域に開口部120を有することを特徴とする。【選択図】図1
請求項(抜粋):
複数の誘電体層と、複数の導体層とが交互に積層されて構成される高周波回路基板において、 前記複数の誘電体層は、少なくとも一部の層が他の層とは異なる誘電率を有し、 少なくとも1の導体層は回路パターンを有し、 当該回路パターンが形成された導体層と、最下層または最上層の導体層との間に配置される1または複数の導体層のうち、少なくとも前記回路パターンを有する導体層に隣接する導体層は、前記回路パターンのうちの所定の回路パターンに対応する領域に開口部を有する、 ことを特徴とする高周波回路基板。
IPC (6件):
H01P 3/08 ,  H05K 3/46 ,  H05K 1/02 ,  H01P 5/02 ,  H01P 1/00 ,  H01P 1/203
FI (7件):
H01P3/08 101 ,  H05K3/46 Z ,  H05K1/02 J ,  H05K1/02 P ,  H01P5/02 603E ,  H01P1/00 Z ,  H01P1/203
Fターム (33件):
5E316AA12 ,  5E316AA13 ,  5E316BB02 ,  5E316BB20 ,  5E316CC02 ,  5E316CC21 ,  5E316CC31 ,  5E316DD01 ,  5E316DD11 ,  5E316DD31 ,  5E316EE01 ,  5E316FF01 ,  5E316HH02 ,  5E316HH03 ,  5E316HH04 ,  5E316HH05 ,  5E316HH06 ,  5E338AA03 ,  5E338CC01 ,  5E338CD12 ,  5E338CD40 ,  5E338EE11 ,  5E338EE13 ,  5E338EE14 ,  5J006HB02 ,  5J006JA02 ,  5J006LA02 ,  5J006MA04 ,  5J006NA08 ,  5J006PB04 ,  5J011CA15 ,  5J014CA06 ,  5J014CA53
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る