特許
J-GLOBAL ID:202103010369012076

遅延回路

発明者:
出願人/特許権者:
代理人 (2件): 特許業務法人スズエ国際特許事務所 ,  特許業務法人 天城国際特許事務所
公報種別:特許公報
出願番号(国際出願番号):特願2016-237627
公開番号(公開出願番号):特開2018-093446
特許番号:特許第6825895号
出願日: 2016年12月07日
公開日(公表日): 2018年06月14日
請求項(抜粋):
【請求項1】負荷用電源と高周波増幅器との間に接続された電圧駆動型のスイッチング素子側とパルス電圧を印加する駆動回路側とに接続される遅延回路であって、 前記駆動回路によって印加される前記パルス電圧の立ち上がりを遅延させ、当該立ち上がりが遅延されたパルス電圧を前記スイッチング素子に印加するよう配置された第1の遅延部と、 前記駆動回路によって印加される前記パルス電圧の立ち下がりを遅延させ、当該立ち下がりが遅延されたパルス電圧を前記スイッチング素子に印加するよう配置された第2の遅延部と、を備え、 前記第1の遅延部と前記第2の遅延部とは互いに並列に接続され、 前記第1の遅延部は、前記駆動回路から前記スイッチング素子の方向にのみ電流が流れるよう配置された整流素子と、当該整流素子に直列に接続された抵抗素子と、を備え、 前記第2の遅延部は、前記スイッチング素子から前記駆動回路の方向にのみ電流が流れるよう配置された整流素子と、当該整流素子に直列に接続された抵抗素子と、を備え、 前記第1の遅延部および前記第2の遅延部の各抵抗素子の抵抗値は互いに異なり、 前記第1の遅延部の前記抵抗素子の抵抗値に対応する立ち上げ時間に基づき前記パルス電圧の立ち上がりを遅延させて前記スイッチング素子をアクティブとすることにより前記高周波増幅器を立ち上げ、前記第2の遅延部の前記抵抗素子の抵抗値に対応する立ち下げ時間に基づき前記パルス電圧の立ち下りを遅延させて前記スイッチング素子を非アクティブとすることにより前記高周波増幅器を立ち下げる 遅延回路。
IPC (1件):
H03K 17/16 ( 200 6.01)
FI (1件):
H03K 17/16 F
引用特許:
出願人引用 (6件)
  • 電源回路
    公報種別:公開公報   出願番号:特願2011-130800   出願人:本田技研工業株式会社
  • スイッチング装置
    公報種別:公開公報   出願番号:特願2014-265866   出願人:日産自動車株式会社
  • 半導体集積回路
    公報種別:公開公報   出願番号:特願2006-018955   出願人:株式会社東芝
全件表示
審査官引用 (3件)
  • 電源回路
    公報種別:公開公報   出願番号:特願2011-130800   出願人:本田技研工業株式会社
  • スイッチング装置
    公報種別:公開公報   出願番号:特願2014-265866   出願人:日産自動車株式会社
  • 半導体集積回路
    公報種別:公開公報   出願番号:特願2006-018955   出願人:株式会社東芝

前のページに戻る