特許
J-GLOBAL ID:202103010892285493

コンパレータを用いた発振器回路

発明者:
出願人/特許権者:
代理人 (8件): 奥山 尚一 ,  有原 幸一 ,  松島 鉄男 ,  河村 英文 ,  中村 綾子 ,  森本 聡二 ,  田中 祐 ,  徳本 浩一
公報種別:特許公報
出願番号(国際出願番号):特願2016-172910
公開番号(公開出願番号):特開2018-042028
特許番号:特許第6786968号
出願日: 2016年09月05日
公開日(公表日): 2018年03月15日
請求項(抜粋):
【請求項1】 差動部と利得部とを有するコンパレータを用いた発振器回路であって、 前記差動部の一方の入力端子に、前記発振器回路に外付けされた抵抗及び容量の接続点の電位と、前記発振器回路に外付けされた矩形波発生回路の矩形波制御信号とのいずれかが入力され、前記利得部の出力に応じて前記差動部の他方の入力端子に入力される電圧が切り替わることで前記発振器回路は前記利得部の出力に基づくクロック信号を出力し、 前記差動部の出力に接続し、前記利得部の増幅器として用いられるMOSFETのゲート・ドレイン間のミラー容量及び前記MOSFETのゲート容量の充放電を制御する充放電制御部を有する発振器回路。
IPC (1件):
H03K 3/0231 ( 200 6.01)
FI (1件):
H03K 3/023
引用特許:
出願人引用 (2件) 審査官引用 (1件)
  • コンパレータ回路
    公報種別:公開公報   出願番号:特願2000-076329   出願人:富士電機株式会社

前のページに戻る