Pat
J-GLOBAL ID:200903002747837366
半導体装置の設計方法及び設計プログラム
Inventor:
,
Applicant, Patent owner:
Agent (1):
工藤 実
Gazette classification:公開公報
Application number (International application number):2007054377
Publication number (International publication number):2008218730
Application date: Mar. 05, 2007
Publication date: Sep. 18, 2008
Summary:
【課題】電源配線における局所的な電流集中を防止すること。【解決手段】本発明に係る半導体装置の設計方法は、(A)クロック分配の対象となるセル群10,12を配置するステップと、(B)上記(A)ステップの後、クロックを駆動するための複数のクロックドライバセル20を、各クロックドライバセルが他のクロックドライバセルを囲む所定の大きさの禁止領域30に重ならないように配置するステップと、を有する。【選択図】図5
Claim (excerpt):
(A)クロック分配の対象となるセル群を配置するステップと、
(B)前記(A)ステップの後、前記クロックを駆動するための複数のクロックドライバセルを、各クロックドライバセルが他のクロックドライバセルを囲む所定の大きさの領域に重ならないように配置するステップと
を有する
半導体装置の設計方法。
IPC (4):
H01L 21/82
, H01L 21/822
, H01L 27/04
, G06F 17/50
FI (5):
H01L21/82 B
, H01L21/82 C
, H01L27/04 A
, H01L27/04 H
, G06F17/50 658K
F-Term (38):
5B046AA08
, 5B046BA06
, 5F038BH16
, 5F038CA03
, 5F038CA07
, 5F038CA08
, 5F038CA17
, 5F038CD02
, 5F038CD06
, 5F038CD08
, 5F038CD09
, 5F038DF04
, 5F038DF05
, 5F038EZ09
, 5F038EZ20
, 5F064AA06
, 5F064BB05
, 5F064BB07
, 5F064BB09
, 5F064BB13
, 5F064BB19
, 5F064BB26
, 5F064BB35
, 5F064DD03
, 5F064DD04
, 5F064DD13
, 5F064EE02
, 5F064EE12
, 5F064EE22
, 5F064EE32
, 5F064EE47
, 5F064EE48
, 5F064EE52
, 5F064EE54
, 5F064HH01
, 5F064HH06
, 5F064HH10
, 5F064HH12
Patent cited by the Patent:
Cited by applicant (1)
-
半導体装置
Gazette classification:公開公報
Application number:特願平9-154078
Applicant:セイコーエプソン株式会社
Cited by examiner (3)
-
半導体装置
Gazette classification:公開公報
Application number:特願平9-154078
Applicant:セイコーエプソン株式会社
-
同期回路設計方法及び同期回路設計プログラムを記録した記録媒体
Gazette classification:公開公報
Application number:特願2001-013118
Applicant:セイコーエプソン株式会社
-
自動配置配線方法
Gazette classification:公開公報
Application number:特願平5-099186
Applicant:松下電器産業株式会社
Return to Previous Page